【摘要】數(shù)字電子鐘整體設(shè)計(jì)畢業(yè)論文目錄摘要 IAbstract II第一章引言 1課題研究背景及意義 1電子鐘的發(fā)展及現(xiàn)狀 1第二章數(shù)字電子鐘的原理及設(shè)計(jì)方法 3數(shù)字電子鐘常用設(shè)計(jì)方法 3基于時(shí)鐘芯片DS1302的設(shè)計(jì)方法 5第三章主要芯片簡(jiǎn)介 6AT89C51單片機(jī)簡(jiǎn)介 6DS1302時(shí)鐘芯片簡(jiǎn)介 13MAX232
2025-07-07 15:15
【摘要】目錄第一章緒論 1第二章可編程邏輯器件概述及設(shè)計(jì)方案 2CPLD/FPGA概述及VHDL語言的特點(diǎn) 2 4EPF10K10LC84-4芯片簡(jiǎn)介 5電子時(shí)鐘的設(shè)計(jì)方案 6第三章系統(tǒng)電路設(shè)計(jì) 7總體設(shè)計(jì) 7顯示電路設(shè)計(jì) 9分頻器電路 10掃描電路電路 12BCD碼多路選擇器 13BCD譯碼器 14位選
2025-06-27 16:34
【摘要】長(zhǎng)春理工大學(xué)畢業(yè)論文--I目錄第一章緒論..............................................................................................................1第二章可編程邏輯器件概述及設(shè)計(jì)方案..................
2024-12-18 02:27
【摘要】基于FPGA的數(shù)字鐘設(shè)計(jì)(VHDL語言實(shí)現(xiàn))II摘要本設(shè)計(jì)采用EDA技術(shù),以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設(shè)計(jì)文件,在MaxplusII工具軟件環(huán)境下,采用自頂向下的設(shè)計(jì)方法,由各個(gè)
2025-03-10 09:22
【摘要】JIUJIANGUNIVERSITY畢業(yè)論文(設(shè)計(jì))題目基于單片機(jī)的數(shù)字電子鐘英文題目DigitalclockbasedonMCU院系電子工程學(xué)院專業(yè)電子信息工程
2025-07-15 18:57
【摘要】JIUJIANGUNIVERSITY畢業(yè)論文(設(shè)計(jì))題目基于單片機(jī)的數(shù)字電子鐘英文題目DigitalclockbasedonMCU院系電子工程學(xué)院專業(yè)電子信息工程姓名胡祥
2025-07-04 17:29
【摘要】目錄FPGA多功能電子鐘畢業(yè)論文目錄引言 1第一章FPGA介紹 3FPGA簡(jiǎn)單工作原理 3FPGA應(yīng)用 3FPGA的硬件描述語言VHDL簡(jiǎn)述 3FPGA的DE2_70開發(fā)板簡(jiǎn)述 3第二章電子時(shí)鐘
2025-07-07 08:13
【摘要】學(xué)士學(xué)位論文論文題目:基于FPGA的數(shù)字鐘的設(shè)計(jì)院(部)名稱:電氣信息工程學(xué)院學(xué)生姓名:專業(yè):測(cè)控技術(shù)與儀器學(xué)號(hào):
2025-07-16 21:11
【摘要】學(xué)士學(xué)位論文論文題目:基于FPGA的數(shù)字鐘的設(shè)計(jì)院(部)名稱:電氣信息工程學(xué)院學(xué)生姓名:專業(yè):測(cè)控技術(shù)與儀器學(xué)號(hào):指導(dǎo)教師姓名: 論文提交時(shí)間
2025-07-02 01:34
【摘要】集成電路軟件設(shè)計(jì)基于VHDL的數(shù)字電子鐘系統(tǒng)設(shè)計(jì)學(xué)院信息工程學(xué)院班級(jí)電科1112姓名閉應(yīng)明學(xué)號(hào)2011850057成績(jī)指導(dǎo)老師衛(wèi)雅芬2013年12
2025-07-05 12:14
【摘要】JIUJIANGUNIVERSITY畢業(yè)論文(設(shè)計(jì))題目基于MCS-51單片機(jī)的數(shù)字電子鐘設(shè)計(jì)英文題目DigitalclockbasedonMCU院系電子工程學(xué)院專業(yè)
2025-01-21 12:07
2025-06-15 21:37
【摘要】 大學(xué)畢業(yè)論文基于FPGA的數(shù)字鐘設(shè)計(jì)(VHDL語言實(shí)現(xiàn))摘要本設(shè)計(jì)為一個(gè)多功能的數(shù)字鐘,具有年、月、日、時(shí)、分、秒計(jì)數(shù)顯示功能,以24小時(shí)循環(huán)計(jì)數(shù);具有校對(duì)功能以及整點(diǎn)報(bào)時(shí)功能。本設(shè)計(jì)采用EDA技術(shù),以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設(shè)計(jì)文件,在MaxplusII工具軟
2025-06-27 12:58
【摘要】XX職業(yè)技術(shù)學(xué)院畢業(yè)論文(設(shè)計(jì))開題報(bào)告書開題時(shí)間:2012年10月10號(hào)學(xué)生姓名XXX專業(yè)班級(jí)11級(jí)電氣自動(dòng)化2班指導(dǎo)教師張XX課題名稱基于PLC的數(shù)字電子鐘設(shè)計(jì)課題來源教師命題1.課題研究的意義及現(xiàn)狀分析:可編程控制器(PLC)是以微處理為核心的通用工業(yè)控制裝置,它將傳統(tǒng)的繼電器--接觸器控制系統(tǒng)與計(jì)算機(jī)控制技
2025-06-27 17:30
【摘要】本科生畢業(yè)論文基于EDA的多功能數(shù)字電子鐘的設(shè)計(jì)仿真研究獨(dú)創(chuàng)性聲明本人鄭重聲明:所呈交的畢業(yè)論文(設(shè)計(jì))是本人在指導(dǎo)老師指導(dǎo)下取得的研究成果。除了文中特別加以注釋和致謝的地方外,論文(設(shè)計(jì))中不包含其他人已經(jīng)發(fā)表或撰寫的研究成果。與本研究成果相關(guān)的所有人所做出的任何貢獻(xiàn)均已在論文(設(shè)計(jì)
2024-12-15 17:59