freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda技術(shù)實(shí)驗(yàn)講義(編輯修改稿)

2024-12-01 11:36 本頁(yè)面
 

【文章內(nèi)容簡(jiǎn)介】 在圖的左下角。此 模塊與以上幾個(gè)電路使用方法相同,例如同結(jié)構(gòu)圖 的唯一區(qū)別是 8 個(gè)鍵控信號(hào)不再是琴鍵式電平輸出,而是高低電平方式向目標(biāo)芯片輸入(即乒乓開(kāi)關(guān))。此電路結(jié)構(gòu)可完成許多常規(guī)的實(shí)驗(yàn)項(xiàng)目。 2. RAM/ROM 接口。 在圖左上角,此接口對(duì)應(yīng)于主板上,有 2 個(gè) 32 腳的 DIP 座,在上面可以插RAM,也可插 ROM(僅 GW48GK/PK 系統(tǒng)包含此接口)例如: RAM: 628128; ROM: 27C0 27C0 27C0 27C080、 29C0 29C0 29C040 等。 此 32 腳座的各引腳與目標(biāo)器件 的連接方式示于圖上,是用標(biāo)準(zhǔn)引腳名標(biāo)注的,如 PIO48(第 1腳)、 PIO10(第 2 腳)等等。注意, RAM/ROM 的使能由撥碼開(kāi)關(guān)“ 1”控制。 對(duì)于不同的 RAM 或 ROM,其各引腳的功能定義不盡一致,即,不一定兼容,因此在使用前應(yīng)該查閱相關(guān)的資料,但在結(jié)構(gòu)圖的上方也列出了部分引腳情況,以資參考。 3. VGA 視頻接口。 在圖右上角,它與目標(biāo)器件有 5 個(gè)連接信號(hào): PIO 4 4 4 44,通過(guò)查表(第 3 節(jié)的引腳對(duì)照表),可的對(duì)應(yīng)于 EPF10K20144 或 EP1K30/50144 的 5 個(gè)引腳號(hào)分別是: 88 8 90、 91。 4. PS/2 鍵盤(pán)接口。 在圖右上側(cè)。它與目標(biāo)器件有 2 個(gè)連接信號(hào): PIO4 46。 5. A/D 轉(zhuǎn)換接口。 在圖左側(cè)中。圖中給出了 ADC0809 與目標(biāo)器件連接的電路圖。使用注意事項(xiàng)可參照上節(jié)。有關(guān) FPGA/CPLD 與 ADC0809 接口方面的實(shí)驗(yàn)示例在本實(shí)驗(yàn)講義中已經(jīng)給出(實(shí)驗(yàn) 12)。 6. D/A 轉(zhuǎn)換接口。 在圖右下側(cè)。圖中給出了 DAC0832 與目標(biāo)器件連接的電路圖。使用注意事項(xiàng)可參照上節(jié)。有關(guān) FPGA/CPLD 與 0832 接口方面的實(shí)驗(yàn)示例在本實(shí)驗(yàn)講義中已經(jīng)給出(實(shí)驗(yàn) 16)。 7. LM311 接口。 注意,此接口電路包含在以上的 D/A 接口電路中,可用于完成使用 DAC0832 與比較器 LM311 共同實(shí)現(xiàn) A/D 轉(zhuǎn)換的控制實(shí)驗(yàn)。比較器的輸出可通過(guò)主板左下側(cè)的跳線選擇“比較器”,使之與目標(biāo)器件的 PIO37 相連。以便用目標(biāo)器件接收 311 的輸出信號(hào)。 注意,有關(guān) D/A 和 311 方面的實(shí)驗(yàn)都必須打開(kāi) +/12V 電壓源,實(shí)驗(yàn)結(jié)束后關(guān)閉此電源。 8. 單片機(jī)接口。 根據(jù)此圖和附圖 213,給出了單片機(jī)與目標(biāo)器及 LCD 顯示屏的連接電路圖。 9. RS232 通信接口。 注意, 結(jié)構(gòu)圖 中并不是所有電路模塊都可以同時(shí)使用,這 是因?yàn)楦髂K與目標(biāo)器件的 IO接口有重合。仔細(xì)觀察可以發(fā)現(xiàn): 9 1.當(dāng)使用 RAM/ROM 時(shí),數(shù)碼管 8 共 6 各數(shù)碼管不能同時(shí)使用,這時(shí),如果有必要使用更多的顯示,必須使用以下介紹的掃描顯示電路。 但 RAM/ROM 可以與 D/A 轉(zhuǎn)換同時(shí)使用,盡管他們的數(shù)據(jù)口( PIO2 2 2 2 2 2 31)是重合的。這時(shí)如果希望將 RAM/ROM 中的數(shù)據(jù)輸入 D/A 器件中,可設(shè)定目標(biāo)器件的 PIO2 22 2 2 2 31 端口為高阻態(tài);而如果希望用目標(biāo)器件 FPGA 直接控制 D/A 器 件,可通過(guò)撥碼開(kāi)關(guān)禁止 RAM/ROM 數(shù)據(jù)口。 RAM/ROM 能與 VGA 同時(shí)使用,但不能與 PS/2 同時(shí)使用,這時(shí)可以使用以下介紹的 PS/2 接口。 2. A/D 不能與 RAM/ROM 同時(shí)使用,由于他們有部分端口重合,若使用 RAM/ROM,必須禁止 ADC0809,而當(dāng)使用 ADC0809 時(shí),應(yīng)該禁止 RAM/ROM,如果希望 A/D 和 RAM/ROM 同時(shí)使用以實(shí)現(xiàn)諸如高速采樣方面的功能,必須使用含有高速 A/D 器件的適配板,如 GWAK30+等型號(hào)的適配板。 3. RAM/ROM 不能與 311 同時(shí)使用,因?yàn)樵诙丝?PIO37 上,兩者重合。 (7)結(jié)構(gòu)圖 : 此電路與 相似,但增加了兩個(gè) 4 位 2 進(jìn)制數(shù)發(fā)生器,數(shù)值分別輸入目標(biāo)芯片的 PIO7~PIO4 和 PIO3~PIO0。例如,當(dāng)按鍵 2 時(shí),輸入 PIO7~PIO4 的數(shù)值將顯示于對(duì)應(yīng)的數(shù)碼管 2,以便了解輸入的數(shù)值。 (8) 結(jié)構(gòu)圖 : 此電路適合于設(shè)計(jì)時(shí)鐘、定時(shí)器、秒表等。因?yàn)榭衫面I 8 和鍵 5 分別控制時(shí)鐘的清零和設(shè)置時(shí)間的使能;利用鍵 5 和 1 進(jìn)行時(shí)、分、秒的設(shè)置。 (9) 結(jié)構(gòu)圖 : 此電路適用于作并進(jìn) /串出或串進(jìn) /并出等工作方式的寄存器、序列檢測(cè)器、密碼鎖等邏輯設(shè)計(jì)。它的特點(diǎn)是利用 鍵 鍵 1 能序置 8 位 2 進(jìn)制數(shù),而鍵 6 能發(fā)出串行輸入脈沖,每按鍵一次,即發(fā)一個(gè)單脈沖,則此 8 位序置數(shù)的高位在前,向 PIO10 串行輸入一位,同時(shí)能從 D8 至D1 的發(fā)光管上看到串形左移的數(shù)據(jù),十分形象直觀。 (10)結(jié)構(gòu)圖 : 若欲驗(yàn)證交通燈控制等類似的邏輯電路,可選此電路結(jié)構(gòu)。 (11)當(dāng)系統(tǒng)上的“模式指示”數(shù)碼管顯示“ A”時(shí),系統(tǒng)將變成一臺(tái)頻率計(jì),數(shù)碼管 8 將顯示“ F”,“數(shù)碼 6”至“數(shù)碼 1”顯示頻率值,最低位單位是 Hz。 測(cè)頻輸入端為系統(tǒng)板右下側(cè)的插座。 (13)實(shí)驗(yàn)電路結(jié)構(gòu)圖 COM:此圖的 所有電路僅 GW48GK/PK 系統(tǒng)擁有,即以上所述的所有電路結(jié)構(gòu)(除 RAM/ROM 模塊),包括“實(shí)驗(yàn)電路結(jié)構(gòu) ”至“實(shí)驗(yàn)電路結(jié)構(gòu) ”共 11套電路結(jié)構(gòu)模式為GW48CK 和 GW48GK/PK 兩種系統(tǒng)共同擁有(兼容),我們把他們稱為通用電路結(jié)構(gòu)。在原來(lái)的 11 套電路結(jié)構(gòu)模式中的每一套結(jié)構(gòu)圖中增加附圖 213 所示的“實(shí)驗(yàn)電路結(jié)構(gòu)圖 COM”。 例如,在 GW48GK 系統(tǒng)中,當(dāng)“模式鍵”選擇“ 5”時(shí),電路結(jié)構(gòu)將進(jìn)入附圖 27 所示的實(shí)驗(yàn)電路結(jié)構(gòu)圖 外,還應(yīng)該加入“實(shí)驗(yàn)電路結(jié)構(gòu)圖 COM”。這樣以來(lái) ,在每一電路模式中就能比原來(lái)實(shí)現(xiàn)更多的實(shí)驗(yàn)項(xiàng)目。 “實(shí)驗(yàn)電路結(jié)構(gòu)圖 COM”包含的電路模塊有: 1. PS/2 鍵盤(pán)接口 。注意,在通用電路結(jié)構(gòu)中,還有一個(gè)用于鼠標(biāo)的 PS/2 接口。 2. 4 鍵直接輸入接口 。原來(lái)的鍵 1 至鍵 8 是由“多任務(wù)重配置”電路結(jié)構(gòu)控制的,所以鍵的輸入信號(hào)沒(méi)有抖動(dòng)問(wèn)題,不需要在目標(biāo)芯片的電路設(shè)計(jì)中加入消抖動(dòng)電路,這樣,能簡(jiǎn)化設(shè)計(jì),迅速入門(mén)。所以設(shè)計(jì)者如果希望完成鍵的消抖動(dòng)電路設(shè)計(jì),可利用此圖的鍵 9 至鍵 12。當(dāng)然也可以利用此 4 鍵完成其他方面的設(shè)計(jì)。注意,此 4 鍵為上拉鍵,按下后為低電平。 3. I 平方 C 串行總線存儲(chǔ)器 件接口 。該接口器件用 24C01 擔(dān)任,這是一種十分常用的串行 E 平方 ROM 器件。 4. USB 接口。 此接口是 SLAVE 接口。 5. 掃描顯示電路。 這是一個(gè) 6 數(shù)碼管(共陰數(shù)碼管)的掃描顯示電路。段信號(hào)為 7 個(gè)數(shù)碼段加一個(gè)小數(shù)點(diǎn)段,共 8 位,分別由 PIO60、 6 6 6 6 6 6 67 通過(guò)同相驅(qū)動(dòng)后輸入;而位信號(hào)由外部的 6 個(gè)反相驅(qū)動(dòng)器驅(qū)動(dòng)后輸入數(shù)碼管的共陰端。 6. 實(shí)驗(yàn)電路結(jié)構(gòu)圖 COM”中各標(biāo)準(zhǔn)信號(hào)( PIOX)對(duì)應(yīng)的器件的引腳名,必須查附表 12,而不是查第 3 節(jié)的通用的引腳對(duì)照表。附表 12 僅適用于 GW48GK/PK 系 統(tǒng): 7 發(fā)光管插線接口。 在主板的右上方有 6 個(gè)發(fā)光管(共陽(yáng)連接),以供必要時(shí)用接插線與目標(biāo)器件連接顯示。由于顯示控制信號(hào)的頻率比較低,所以目標(biāo)器件可以直接通過(guò)連接線向此發(fā)光管輸出。 實(shí)驗(yàn)電路結(jié)構(gòu)圖 10 N O . 0實(shí)驗(yàn)電路結(jié)構(gòu)圖H E XP I O 2P I O 3P I O 4P I O 5P I O 7 P I O 6D1D2D3D4D5D6D7D8D 1 6 D 1 5 D 1 4 D 1 3 D 1 2 D 1 1數(shù)碼 1數(shù)碼 2數(shù)碼 3數(shù)碼 4數(shù)碼 5數(shù)碼 6數(shù)碼 7數(shù)碼 8SPEAKER揚(yáng)聲器譯碼器 譯碼器 譯碼器 譯碼器 譯碼器 譯碼器 譯碼器 譯碼器F P G A / C P L DP I O 1 5 P I O 1 2P I O 1 1 P I O 8P I O 7 P I O 2H E X鍵 1鍵 2鍵 3鍵 4鍵 5鍵 6鍵 7鍵 8P I O 4 7 P I O 4 4P I O 4 3 P I O 4 0P I O 3 9 P I O 3 6P I O 3 5 P I O 3 2P I O 3 1 P I O 2 8P I O 2 7 P I O 2 4P I O 2 3 P I O 2 0P I O 1 9 P I O 1 6目標(biāo)芯片 附圖 22 實(shí)驗(yàn)電路結(jié)構(gòu)圖 附圖 23 實(shí)驗(yàn)電路結(jié)構(gòu)圖 11 附圖 24 實(shí)驗(yàn)電路結(jié)構(gòu)圖 實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)實(shí)D9D16 D15 D14 D13 D12 D11 D10D8 D7 D6 D5 D4 D3 D2 D1PIO8PIO9PIO10PIO11PIO12PIO13PIO14PIO15SPEAKER實(shí)實(shí)實(shí)12345678實(shí)實(shí)實(shí)實(shí)FPGA/CPLDPIO0PIO1PIO2PIO3PIO4PIO5PIO6PIO7實(shí)1實(shí)2實(shí)3實(shí)4實(shí)5實(shí)6實(shí)7實(shí)8PIO15PIO8PIO47PIO44PIO43PIO40PIO39PIO36PIO35PIO32PIO31PIO28PIO27PIO24PIO23PIO20PIO19PIO16 附圖 25 實(shí)驗(yàn)電路結(jié)構(gòu)圖 12 附圖 26 實(shí)驗(yàn)電路結(jié)構(gòu)圖 附圖 28 實(shí)驗(yàn)電路 結(jié)構(gòu)圖 13 RA M /ROM 使能撥碼開(kāi)關(guān)濾波1A/D使能轉(zhuǎn)換結(jié)束比較器DS8使能DS6使能5th使能ROM使能ON8 7 6 5 4 3 2 1撥碼 8 : DA C0832 輸出濾波使能撥碼 7 : A DC0809 使能,默認(rèn)關(guān)閉,見(jiàn)左圖撥碼 6 : A DC0809 轉(zhuǎn)換結(jié)束使能,見(jiàn)左圖撥碼 5 :應(yīng)用 LM 31 1 使能,見(jiàn)下圖撥碼 4 : 8 數(shù)碼管顯示開(kāi)關(guān),默認(rèn)打開(kāi)撥碼 3 : 6 數(shù)碼管顯示開(kāi)關(guān),默認(rèn)關(guān)閉撥碼 2 :默認(rèn)關(guān)閉 向上撥,由廠家通知升級(jí)撥碼 1 :兩個(gè) ROM /RA M 使能,即它們的 CS1 接地VCCHS ( P I O 4 3 )VS ( P I O 4 4 )B ( P I O 4 2 )G ( P I O 4 1 )R ( P I O 4 0 )1054876321 視頻接口V G AJ6R 7 8 2 0 0R 7 7 2 0 0R 7 6 2 0 01413GNDP I O 4 5P I O 4 6 513P S / 2 接口J74AIN1V C C10KV R 1撥碼7撥碼6AIN0PIO8(23)(24)12 16272610CLOCK750KHZA021 +5Vref()ref(+)IN1IN06922257171415818192021EU1ADC0809PIO16PIO17PIO18PIO19PIO20PIO21PIO22PIO23PIO32PIO33PIO35PIO34msb21222324252627lsb28EOCADDAADDBADDCALEENABLESTART(撥碼
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1