freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于vhdl交通燈控制電路設(shè)計(jì)(參考版)

2024-12-10 02:23本頁面
  

【正文】 s at the beginning e out by American Ministry of National Defense development to provide the American solider with the credibility which uses to raise a design with cut 1 kind of development period to use the scope smaller design language. VHDL,Translating into chinese is soon extremely high the description language of the integrated circuit it of the application mainly is an application in the design of numerical electric , it is in the application most in china is the design which uses in the FPGA/CPLD/ in some units with stronger real strenght, it is also use to design ASIC. The VHDL mainly useds for the structure, behavior which describes numerical system, function with addition to implying many languages sentence which have a hardware characteristic, VHDL languages forms and description style and sentence construction are very similar at general calculator deluxe procedure structure characteristics is an engineering design, or call that the design entity(can be a ponent, an electric circuit mold piece or a system) is divided into exterior(or call but part, and port) with inner part(or call to can39。s in 20 centuries, calculator assistance manufacturing, calculator assistance test and calculator lend support to the concept of engineering a development since EDA technique is to take calculator as tool, design at EDA software terrace up, use the hardware description language HDL pletion a design a document, then is of oneself pleted logic to edit and translate, turn Chien, partitioned by the calculator, prehensive, excellent turn, set up, cloth line with imitate really, until for particular target chip of proper go together with to edit and translate, the logic reflect to shoot with plait distance download etc. EDA technical emergence, biggest raised efficiency and maneuverability of electric circuit design, eased to design of labor strength. These spare parts can pass a software plait a distance but as to it39。s nation, has been being actively investigating a new design method of the electronics electric circuit, and carried on an exhaustive change in the aspects of designing a method, tool wait, obtain huge the design realm of the electronics technique, the application of programmable logic spare part(like CPLD, FPGA), have already got extensive universality, these spare parts brought tremendous vivid for the design of numerical spare parts can pass a software plait a distance but as to it39。 陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 22 頁 共 38 頁 參考文獻(xiàn) [1]潘松 ,黃繼民 .EDA 技術(shù)實(shí)用教程 .北京 :科學(xué)出版社 ,2021版 . [2]朱正偉 .EDA技術(shù)與應(yīng)用 .北京 :清華大學(xué)出版社 ,2021版 . [3]曾素瓊 .EDA技術(shù)在數(shù)字電路中的探討 [M].重慶:重慶大學(xué)出版社, . [4]譚會(huì)生 .EDA技術(shù)綜合應(yīng)用實(shí)例與分析 .西安 :西安電子 科技大學(xué)出版社 ,2021版 . [5]Pan Song Application foreground of CPLD/FPGA in electron design[J] Electon technology apply 1997,(7):1621. [6]林濤 .基于 VHDL語言的交通信號(hào)控制器的設(shè)計(jì)與實(shí)現(xiàn) [M].北京: 希望電子出版社, . [7]黃任 ,VHDL 入門 .解惑 .經(jīng)典實(shí)例 .經(jīng)驗(yàn)總結(jié) .北京 :北京航空航天大學(xué)出版社 . 2021. [8]于潤偉 .數(shù)字系統(tǒng)設(shè)計(jì)與 EDA技術(shù) .北京 :機(jī)械工業(yè)出版 社 ,2021版 . [9]陶濤 .基于 VHDL語言實(shí)現(xiàn)十字路口交通燈設(shè)計(jì) [M].武漢 :武漢理工大學(xué)出版社, . [10]Wei zhou, Zong qiang, Jian new development of precision frequency measurement techniquc[C], preceedings of the 1995 IEEE internitional frequency control symposium .P P. 354 35 9 , 1995. [11]潭會(huì)生 ,張昌凡 .EDA技術(shù)及應(yīng)用 .西安 :西安電子科技大學(xué)出版社 ,2021版 . [12]褚振勇 .FPGA設(shè)計(jì)與應(yīng)用 .西安 :西安電子科技大學(xué)出版社 . [13]楊恒新 .自頂向下法設(shè)計(jì)交通燈控制系統(tǒng) [M].北京: 中國科學(xué)文化出版社, . 陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 23 頁 共 38 頁 附錄 A 英文 文獻(xiàn) The development of EDA and the application of VHDL 9039。 再 次 , 要感謝 在 畢業(yè)設(shè)計(jì) 過程中幫我提供研究資料的同學(xué)們 , 如果沒有他們的幫助,此次設(shè)計(jì)的完成將變得非常困難。這對我接下來能夠順利地完成設(shè)計(jì)工作起到了良好的鋪墊作用。 每次在設(shè)計(jì)中遇到困難時(shí),何老師都會(huì)幫助我解決一道道難題,并且鼓勵(lì)我要敢于想象敢于創(chuàng)新。 在這里首先要感謝我的導(dǎo)師 何偉 老師。陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 21 頁 共 38 頁 致謝 經(jīng)過 一段時(shí)間 的忙碌和 學(xué)習(xí) ,本次畢業(yè)設(shè)計(jì)已經(jīng)接近尾聲 了。而且, VHDL語言對 EDA技術(shù)產(chǎn)生的影響也是深遠(yuǎn)的,他縮短了電子產(chǎn)品的設(shè) 計(jì)周期,為設(shè)計(jì)者提供了方便。但由于經(jīng)驗(yàn)上的不足,有些地方還需要做進(jìn)一步地改善。程序中所用到得數(shù)據(jù)均可以根據(jù)實(shí)際情況進(jìn)行設(shè)置,修改靈活方便。 本設(shè)計(jì)在確立總體預(yù) 期實(shí)現(xiàn)功能的前提下,分層次進(jìn)行設(shè)計(jì)。分別用紅、黃、綠、藍(lán)等的不同組合來指揮兩個(gè)方向的通車與禁行,用數(shù)碼管作為倒計(jì)時(shí)指示,實(shí)時(shí)的控制當(dāng)前交通燈時(shí)間使 LED 顯示器進(jìn)行倒計(jì)時(shí)工作并與狀態(tài)燈保持同步,在保持交通安全的同時(shí)最大限度的提高交通順暢交替運(yùn)行。同時(shí)給出了軟硬件設(shè)計(jì)方法。 硬件驗(yàn)證的實(shí)物圖見附錄 C。 通過驗(yàn)證,交通燈的亮滅狀態(tài)與數(shù)碼管顯示 倒計(jì)時(shí) 時(shí)間一致, 與設(shè)計(jì)原理相符合,基本上達(dá)到了一個(gè)交通指示燈的要求。 圖 45s 整體 仿真圖 陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 19 頁 共 38 頁 5 硬件 驗(yàn)證 首先選擇 器件 EPM7128SLC8415,使用 ByteBlaste 下載電纜把項(xiàng)目以在線配置的方式下載到實(shí)驗(yàn) 箱 的 EPM7128SLC8415器件中 , 整個(gè)電路的標(biāo)準(zhǔn) 1s信號(hào)有實(shí)驗(yàn)箱上信號(hào)源提供,信號(hào)燈輸出部分AY、 AL、 AR、 AG、 BY、 BL、 BR、 BG分別接到八個(gè)發(fā)光二極管上,從而可以顯示甲乙車道的紅綠燈亮滅的狀態(tài)。 圖 45s 譯碼模塊 仿真圖 (7)顯示控制模塊仿真結(jié)果: 圖 顯示控制仿真時(shí)序 , 乙路的 60s紅燈的使能信號(hào) en60b為高電平, 甲 路的 10s左拐燈得使能信號(hào) en10a為高電平 ,輸出由對應(yīng)的定時(shí)輸入數(shù)據(jù)得到,最后 分別將數(shù)據(jù)輸出到譯碼電路。 圖中 ain4 是譯碼前的 BCD 碼, dout7 是輸出給 7 段數(shù)碼管的 7為二進(jìn)制數(shù),由于采用的是共 陰 數(shù)碼管,所以輸出對應(yīng)位的 1代表對應(yīng)段亮。 圖 5s 定時(shí)單元模塊 仿真圖 (5)60s定時(shí)單元仿真結(jié)果: 圖 60s定時(shí)單元 仿真時(shí)序 ,在整個(gè)電路中控制 紅 燈的亮滅, 甲 路的 60s使能信號(hào) en60a為高電平,輸出根據(jù)時(shí)鐘信號(hào)計(jì)時(shí),開始先清零,然后從 60s 開始倒計(jì)時(shí)輸出到顯示電路,表示甲陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 17 頁 共 38 頁 路進(jìn)行 60s倒計(jì)時(shí)。 陜西理工學(xué)院畢業(yè)設(shè)計(jì) 第 16 頁 共 38 頁 圖 45s 定時(shí)單元 模塊 仿真圖 ( 3) 10s定時(shí)單元仿真結(jié)果: 圖 所示 10s 定時(shí)單元 的仿真時(shí)序 ,在整個(gè)電路中控制黃燈的亮滅, 乙 路的 10s 使能信號(hào)en10b 為高電平,輸出根據(jù)時(shí)鐘信號(hào)計(jì)時(shí),開始先清零,然后從 10s 開始倒計(jì)時(shí)輸出到顯示電路,表示乙路左拐進(jìn)行 10s倒計(jì)時(shí)。數(shù)碼管顯示 9 4. 4 各模塊及整體仿真結(jié)果 ( 1) 交通燈控制模塊仿真結(jié)果: 如 圖 示 交通控制的仿真時(shí)序 ,當(dāng) ag、 al、 ay、 ar為高電平時(shí)代表 甲 路綠、左拐、黃燈依次按順序亮,此時(shí) 乙 路對應(yīng) br為高電平,也就是 的紅燈亮 ; 當(dāng) 甲 路為紅燈,也就是 ar為高電平時(shí) ,乙 路綠、左拐、黃燈依次按順序亮 ,也就是 bg、 by、 bl 依次為高電平 。數(shù)碼管顯示 7 when 1000=dout7=1111111。數(shù)碼管顯示 5 when 0110=dout7=1111101。數(shù)碼管顯示 3 when 0100=dout7=1100110。數(shù)碼管顯示 1 when 0010=dout7=1011011。 when 0000=dout7=0111111。 輸入四位 BCD碼 dout7:out std_logic_vector(6 downto 0))。 ( 5)譯碼顯示 顯示譯碼電路 生成器件 如圖 ,將用于顯示 BCD 碼數(shù)據(jù)進(jìn)行譯碼, 將顯示控制輸出的四位二進(jìn)制數(shù)送入譯碼器后顯示到 共陰 數(shù)碼管上。 then t3b=t3b+1。or en5b=39。) then if en5a=39。event and clk=39。 architecture art of t5s is signal t3b:std_logic_vector(2 downto 0)。 輸 入的標(biāo)準(zhǔn)時(shí)鐘和使能信號(hào) dout5:out std_logic_vector(7 downto 0))。 ( 4) 5s定時(shí)單元控制兩路 黃 燈的顯示時(shí)間,從 DOUT5端口輸出到顯示控制模塊的 AIN5 端口,5s定時(shí)單元模塊生成器件如圖 , EN5A、 EN5B分別甲路和乙路紅燈的使能信號(hào)控制應(yīng)該那一路紅燈亮。 then t4b=t4b+1。or en10b=39。) then if en10a=39。event and clk=39。 architecture art of t10s is signal t4b:std_logic_vector(3 downto 0)。 輸入的標(biāo)準(zhǔn)時(shí)鐘和使能信號(hào) dout10:out std_log
點(diǎn)擊復(fù)制文檔內(nèi)容
研究報(bào)告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1