freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

fpga系統(tǒng)電源電路設計畢業(yè)論文(參考版)

2025-06-27 18:34本頁面
  

【正文】 在此次課程設計中,我還得感謝曾幫遠同學!感謝他在我電路圖設計以及購買元器件時的鼎力相助!在此,我感謝城隍廟電子批發(fā)市場二樓25號柜的唐懷阿姨,感謝她親自帶我到開板商那爭取到以較低價格開板,讓我能夠用有限的經(jīng)費完成作品!最后,感謝我們的系主任張弛老師,感謝他為我們系的同學爭取到報銷一部分經(jīng)費的機會,感謝他將我們系管理的那么有序、公正,讓每個老師都能夠?qū)ξ覀兺瑢W盡職盡責!而這,正是我的設計能夠順利完成的前提保證! 29。我只希望本文能夠為在該領域辛勤奮斗的人們提供一些靈感和參考! 27電子科技大學成都學院課程設計參考文獻[1]:北京航空航天大學出版社,~40[2] FPGA/:人民郵電出版社,~28[3]:中國電力出版社,~201[4]:電子工業(yè)出版社,~13 28致謝致謝在本次課程設計中,我首先要衷心感謝我的指導老師嚴成華老師!他認真、嚴謹?shù)媒o我們確定了設計提綱和進度。以保證對后續(xù)研發(fā)功能驗證的正確性。在第3章里,對開發(fā)板的測驗比較簡單。因而,本文中開發(fā)板的設計是不夠全面的。由于一方面這種構(gòu)想的成本太高;另一方面配以如此多的功能電路,系統(tǒng)就過于復雜,使設計的難度過高,難以在規(guī)定的時間內(nèi)完成。通過獨立按鍵及LED、液晶顯示、數(shù)碼管顯示、蜂鳴器等測試電路,可以檢驗所設計的邏輯功能。而制作實驗板的目的是為了給予設計人員對他們所設計出來的邏輯功能進行驗證。FPGA作為現(xiàn)代 IC 設計驗證的技術主流,系統(tǒng)設計師可以根據(jù)需要通過可編輯的連接把FPGA內(nèi)部的邏輯塊連接起來,就好像一個電路試驗板被放在了一個芯片里。當實驗板可以正確運行,此后我們就可以借助該實驗板校驗我們所研發(fā)的FPGA項目了。觀察發(fā)光管LED1~LED8的亮滅狀態(tài),按下K1~K4的任一鍵,再次觀察發(fā)光管的狀態(tài)。表32 引腳鎖定方法信號led [0]Led [1]Led [2]Led [3]Led [4]Led [5]Led [6]Led [7]k[0]k[1]k[2] k[3]引腳50535455176474849121122123124 對該工程文件進行全程編譯處理,若在編譯過程中發(fā)現(xiàn)錯誤,則找出并更正 25電子科技大學成都學院課程設計錯誤,直到編譯成功為止。 //否則給寄存器賦值0xffendcaseendendmodule選擇目標器件并對相應引腳進行鎖定,正在這里所選的器件為Altera公司Cyclone系列的EP1C6Q240C8芯片,引腳鎖定方法如表32所示。 //是鍵K4,則給寄存器賦值0xf0default led_r =839。b11110111: led_r =839。b11111000。 //是鍵K2,則給寄存器賦值0xfc839。b11111101: led_r =839。b11111110。 //讀取鍵值 case(buffer_r)839。assign led=led_r。 //定義發(fā)光管輸出口reg[7:0] led_r。 //模塊名kledinput[3:0] k。新建Verilog ,輸入程序代碼()并保存,進行編譯,若在編譯過程中發(fā)現(xiàn)錯誤,則找出并更正錯誤,直至編譯成功為止。例如,若按下K3,則點亮LED1~3發(fā)光管。正確分配并鎖定引腳后,一旦在K1~K4中有鍵輸入,即可在檢測到鍵盤輸入的情況下,繼續(xù)判斷其鍵盤值并作出相應的處理。FPGA的所有I/O控制塊允許每個I/O引腳單獨配置為輸入口,不過這種配置是系統(tǒng)自動完成的。 讀取按鍵信號實驗板上有4個按鍵K1~K4,分別于FPGA的121~124陣腳相連;有8個LED,分別于FPGA的47~50、53~5176陣腳像連接。 23電子科技大學成都學院課程設計第3章 實驗板的測驗本開發(fā)板除設計有FPGA、各類存儲器以及擴展PACK外,還設計了按鍵及LED、數(shù)碼管顯示、液晶顯示蜂鳴器等測驗電路。(3)器件的選擇:對于低成本系統(tǒng),一般選擇EP1C6或EP1C3,穩(wěn)壓芯片選擇1117系列。(2)I/O口的引出與排列:電路板除了用于做一些簡單的編程實驗之外,最主要的還是用于與其他擴展板配合使用,即可以嵌入到一些復雜的系統(tǒng)中。 圖2103 整體電路 圖2104 設計好的PCB圖 22第2章 FPGA開發(fā)板原理圖分析本章以EP1C6Q240為例,介紹了FPGA實驗板的設計方法。通過布局、布線后得到設計好的PCB圖(如圖2104)。 圖2102 FPGA供電電源電路 21電子科技大學成都學院課程設計經(jīng)過對以上電路的整理我們可得到一個整體電路,如圖2103。 20第2章 FPGA開發(fā)板原理圖分析 圖2101 電源電路 FPGA電源電路,I/。另外,經(jīng)過5V電源濾波后得到一個5V的模擬電源VCC5A。使用時,其輸出端需要接一個至少10uF的鉭電容來改善瞬態(tài)響應和穩(wěn)定性。 。 系統(tǒng)電源電路電源電路如圖2101所示。 19電子科技大學成都學院課程設計 圖291 實時時鐘電路 電源電路FPGA所有的I/O口、主板上的存儲電路、串行配置器件、。PCF8563T的CLKOUT以及INT都是
點擊復制文檔內(nèi)容
環(huán)評公示相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1