【正文】
then xx=x。 在clk信上升沿時(shí),x信號(hào)對(duì)中間信號(hào)xx賦值 if start=39。039。 then q=0。 if語(yǔ)句完成Q的循環(huán)計(jì)數(shù) elsif q=11 then q=0。 else q=q+1。 end if。end if。end process。process(xx,q) 此進(jìn)程完成FSK解調(diào)begin if q=11 then m=0。 m計(jì)數(shù)器清零elsif q=10 then if m=3 then y=39。039。 if語(yǔ)句通過對(duì)m大小,來判決y輸出的電平 else y=39。139。 end if。elsif xx39。event and xx=39。139。then m=m+1。 計(jì)xx信號(hào)的脈沖個(gè)數(shù)end if。end process。end behav。其波形仿真圖如圖42所示。其中輸出信號(hào)Y滯后輸入信號(hào)lO個(gè)時(shí)鐘周期;在q=ll時(shí),m清零;q=10時(shí),根據(jù)m的大小,進(jìn)行對(duì)輸出基帶信號(hào)Y的電平的判決;在q為其它值時(shí),計(jì)數(shù)器m計(jì)下xx(寄存x信號(hào))的脈沖數(shù)。(a) FSK解調(diào)VHDL程序仿真全圖(b)FSK解調(diào)VHDL程序仿真局部放大圖圖42 FSK解調(diào)VHDL程序仿真圖及注釋VHDL建模符號(hào)結(jié) 論文中通過對(duì)FSK調(diào)制信號(hào)原理的研究,根據(jù)過零檢測(cè)法設(shè)計(jì)了一種FSK數(shù)字解調(diào)器,實(shí)現(xiàn)了對(duì)FSK數(shù)字調(diào)制信號(hào)的解調(diào),達(dá)到了設(shè)計(jì)的目的。Altera公司的MAXPLUS2應(yīng)用軟件具有較強(qiáng)大的開放性和綜合性,它可以利用其他各種EDA資源以及先進(jìn)的設(shè)計(jì)方法,使其功能更加完善和強(qiáng)大。它韻可編程特性帶來了電路設(shè)計(jì)的靈活性,縮短了產(chǎn)品的上市時(shí)間。在忙忙碌碌中和不斷改善中,時(shí)間一晃而過。剛開始,我們頭緒不是很清楚,不知道從哪里入手,但是通過對(duì)資料的查閱和同學(xué)間的討論,有了思緒。跑圖書館查資料、確定了基本設(shè)計(jì)方案、對(duì)所有專業(yè)知識(shí)進(jìn)行查找、調(diào)試、上機(jī)仿真等。經(jīng)歷了一次次的困惑,卻積累了一定的知識(shí)。在整個(gè)課程設(shè)計(jì)中的過程中遇到的問題主要有以下三點(diǎn):第一,基礎(chǔ)知識(shí)的不牢固,主要表現(xiàn)在一些常用的HDL語(yǔ)言不夠熟悉,不能正確的一次性編寫成功,對(duì)書本上的內(nèi)容理解不夠透徹;第二,對(duì)一些常用的應(yīng)用軟件缺少應(yīng)用,體現(xiàn)在華電路圖和系統(tǒng)仿真的時(shí)候,對(duì)這些軟件操作的不熟練,浪費(fèi)了很多時(shí)間。第三,相關(guān)知識(shí)掌握不夠全面,缺少系統(tǒng)設(shè)計(jì)和仿真的經(jīng)驗(yàn)。總之,可以這樣說畢業(yè)設(shè)計(jì)是對(duì)大學(xué)所學(xué)知識(shí)的一次綜合運(yùn)用和檢閱,同時(shí)對(duì)自學(xué)能力提出很高的要求,所以平時(shí)的學(xué)習(xí)離開思考,就是嚴(yán)重的錯(cuò)誤,我們學(xué)習(xí)不應(yīng)該有偏科現(xiàn)象,各方面的知識(shí)都應(yīng)該要接觸,這樣做才能為畢業(yè)設(shè)計(jì)打下基礎(chǔ)。同時(shí),學(xué)會(huì)了高效率的查閱資料、運(yùn)用工具書、利用網(wǎng)絡(luò)查找資料。我發(fā)現(xiàn),在我們所使用的書籍上有一些知識(shí)在實(shí)際應(yīng)用中其實(shí)并不是十分理想,各種參數(shù)都需要自己去調(diào)整。偶而還會(huì)遇到錯(cuò)誤的資料現(xiàn)象,這就要求我們應(yīng)更加注重實(shí)踐環(huán)節(jié)。參考文獻(xiàn)[l]樊昌信,張甫翊,徐炳祥.通信原理[M].:.[2]馮玉岷,通信系統(tǒng)原理[M].北京::34~43[3]侯伯亨,VHDL硬件描述語(yǔ)言與數(shù)字電路設(shè)計(jì)[M].西安:西安電子科大出版社.2003: 42~64[4]基于CPLD的FSK信號(hào)發(fā)生器的設(shè)計(jì)[J].源河技術(shù)學(xué)院學(xué)報(bào),2004:56~70[5]劉美蘭.張開生.李莉.基于低壓端電力網(wǎng)的遠(yuǎn)程秒表監(jiān)控系統(tǒng)[J].西北輕工業(yè)學(xué)院學(xué)報(bào).1999(3):9l~95.[6]柳永智,劉曉川.電力系統(tǒng)運(yùn)動(dòng)[M].北京::62~78[7]田日才,劉文貴.低速FSK制式的Modem[J].黑龍江通信技術(shù).1995(2):4~16.[8]盛壽麟.電力系統(tǒng)遠(yuǎn)程監(jiān)控原理[M].北京:中國(guó)電力出版社.1998:48~54[9]豆耀華.鑒頻和鎖頻電路的研制[J].西北地震學(xué)報(bào),1997(1):85~86.[10]吳仲光.FSK調(diào)制解調(diào)器的單片機(jī)實(shí)現(xiàn)[J].四川大學(xué)學(xué)報(bào).1995(6):642~643.[11][M].:65~73[12][M].:124~151[13][J].:95~129[14][M].:52~59[15]龔世輝. Maxplus2的編程與仿真[M]. :96~105寧可累死在路上,也不能閑死在家里!寧可去碰壁,也不能面壁。是狼就要練好牙,是羊就要練好腿。什么是奮斗?奮斗就是每天很難,可一年一年卻越來越容易。不奮斗就是每天都很容易,可一年一年越來越難。能干的人,不在情緒上計(jì)較,只在做事上認(rèn)真;無能的人!不在做事上認(rèn)真,只在情緒上計(jì)較。拼一個(gè)春夏秋冬!贏一個(gè)無悔人生!早安!—————獻(xiàn)給所有努力的人.