【正文】
,但是由于信號的頻率和幅度跨度都很大,給硬件電路的調(diào)試帶來的較大的困難;方案二雖然可以對不同頻率和幅度范圍內(nèi)的信號進行單獨調(diào)試,降低了每一路通道對硬件電路的要求,但造成電路規(guī)模大,結(jié)構(gòu)非常繁瑣,同時如果每一路信號之間的隔離做得不好,也會對采集結(jié)果造成很大的影響。即將不同頻率范圍或不同幅度范圍的信號經(jīng)過各自的電路進行調(diào)理。即所有信號,都通過同一路信號調(diào)理電路,經(jīng)過相應(yīng)的衰減或放大設(shè)計,將信號幅度控制在合適的范圍內(nèi),以便后級的數(shù)據(jù)采樣。因此,我們選擇單片機與FPGA的結(jié)合來作為系統(tǒng)的核心處理器。FPGA的應(yīng)用已經(jīng)相當(dāng)?shù)钠毡楹统墒?。而且在時序控制方面也顯得精度不足。方案一的最大特點是只用單片機,系統(tǒng)規(guī)??梢宰龅煤苄。杀据^低。方案二:單片機與FPGA結(jié)合的方式。對此,我們考慮了以下幾種方案:(1)核心處理器選擇:方案一:純單片機方式。AbstractThis digital oscilloscope takes a MCU and FPGA as the core .We made emphases on the choice of the sampling methods and the implement of equivalent sampling, as a result, our design not only has the realtime sampling mode but also can reach the highest equivalent sample rate of 200 MHz using the realtime sample rate of 1 MHz, by way of random equivalent sampling. At the same time, this system has many other functions, such as 2mV smallsignal measuring, storage and redisplay of waveform, measuring frequency, selective trigger edge , output of the correction signal and so on.一、總體方案設(shè)計1.方案比較與選擇仔細分析題目要求,以實時采樣速率為1MHz的ADC實現(xiàn)最大200MHz的等效采樣,是本題的最大難點,也是設(shè)計的重點之一。數(shù)字示波器作者:黃霖宇、陳鹍、侯碧波一等獎作品來源:摘要本數(shù)字示波器以單片機和FPGA為核心,對采樣方式的選擇和等效采樣技術(shù)的實現(xiàn)進行了重點設(shè)計,使作品不僅具有實時采樣方式,而且采用隨機等效采樣技術(shù)實現(xiàn)了利用實時采樣速率為1MHz的ADC進行最大200MHz的等效采樣。同時系統(tǒng)還具有可測2mV小信號、波形存儲