【摘要】煙臺南山學(xué)院單片機(jī)課程設(shè)計(jì)題目基于單片機(jī)的電子鐘設(shè)計(jì)姓名:吳志濤所在學(xué)院:計(jì)算機(jī)與電氣自動化學(xué)院
2025-06-16 09:25
【摘要】目錄第一章緒論 1第二章可編程邏輯器件概述及設(shè)計(jì)方案 2CPLD/FPGA概述及VHDL語言的特點(diǎn) 2 4EPF10K10LC84-4芯片簡介 5電子時鐘的設(shè)計(jì)方案 6第三章系統(tǒng)電路設(shè)計(jì) 7總體設(shè)計(jì) 7顯示電路設(shè)計(jì) 9分頻器電路 10掃描電路電路 12BCD碼多路選擇器 13BCD譯碼器 14位選
2025-06-27 16:34
【摘要】UniversityofSouthChina電子技術(shù)課程設(shè)計(jì)說明書設(shè)計(jì)題目:基于MUTISIM的電子鐘的設(shè)計(jì)專業(yè):電氣工程及其自動化年級:08級學(xué)號:
2025-07-06 19:08
【摘要】可調(diào)整運(yùn)行的電子鐘設(shè)計(jì)方案第1章 電子鐘功能及總體方案的介紹可調(diào)整運(yùn)行的電子鐘具有三種工作狀態(tài):“P.”狀態(tài)、運(yùn)行狀態(tài)、調(diào)整狀態(tài)。(1)、“P.”狀態(tài),依靠上電或按復(fù)位鍵進(jìn)入,在此狀態(tài)下,按B、C、D鍵均無效,按A鍵有效,進(jìn)入運(yùn)行狀態(tài);(2)、運(yùn)行狀態(tài),按奇數(shù)次A鍵進(jìn)入,在此狀態(tài)下,按B、C、D鍵均無效,只有按A鍵有效,按下A鍵后,退出運(yùn)
2025-05-15 00:14
【摘要】長春理工大學(xué)畢業(yè)論文--I目錄第一章緒論..............................................................................................................1第二章可編程邏輯器件概述及設(shè)計(jì)方案..................
2024-12-18 02:27
【摘要】學(xué)士學(xué)位論文論文題目:基于FPGA的數(shù)字鐘的設(shè)計(jì)院(部)名稱:電氣信息工程學(xué)院學(xué)生姓名:專業(yè):測控技術(shù)與儀器學(xué)號:
2025-07-16 21:11
【摘要】1NANHUAUniversity電子技術(shù)課程設(shè)計(jì)題目基于VHDL的電子鐘的設(shè)計(jì)學(xué)院名稱電氣工程學(xué)院指導(dǎo)教師職稱班
2024-11-22 15:48
【摘要】學(xué)士學(xué)位論文論文題目:基于FPGA的數(shù)字鐘的設(shè)計(jì)院(部)名稱:電氣信息工程學(xué)院學(xué)生姓名:專業(yè):測控技術(shù)與儀器學(xué)號:指導(dǎo)教師姓名: 論文提交時間
2025-07-02 01:34
【摘要】電氣與電子信息工程學(xué)院智能電子產(chǎn)品設(shè)計(jì)與制作設(shè)計(jì)題目: 電子鐘的設(shè)計(jì)與制作 專業(yè)班級:電子信息工程2008級(2)班學(xué) 號: 200840210223 姓名:項(xiàng)輝
2025-07-06 17:47
【摘要】基于VHDL的數(shù)字電子鐘設(shè)計(jì)摘要:在簡要介紹了EDA技術(shù)特點(diǎn)的基礎(chǔ)上,用EDA技術(shù)作為開發(fā)手段,采用了頂層圖形設(shè)計(jì)思想,基于硬件描述語言,以可編程器件為核心,實(shí)現(xiàn)計(jì)時24小時的電子時鐘的設(shè)計(jì)。關(guān)鍵字:EDA電子時鐘CPLDVHDL引言:現(xiàn)代電子技術(shù)的核心是EDA
2024-11-22 03:16
【摘要】一、功能要求整體上要考慮:結(jié)構(gòu)簡單大方、布局美觀合理、操作方便易懂、盡量避免各元器件之間的相互影響。1、以AT89C51單片機(jī)進(jìn)行實(shí)現(xiàn)秒分時上的正常顯示和進(jìn)位,其中顯示功能由單片機(jī)控制共陰極數(shù)碼管來實(shí)現(xiàn),數(shù)碼管進(jìn)行動態(tài)顯示。2、具有校時功能,按鍵控制電路其中時鍵、分鍵、秒鍵三個鍵分別控制時分秒時間的調(diào)整。按秒鍵秒加1;按分鍵分加1;按時鍵時加1.二、硬件設(shè)計(jì)
2025-07-06 18:05
【摘要】邵陽學(xué)院課程設(shè)計(jì)報告課程設(shè)計(jì)(論文)題目名稱基于單片機(jī)的電子鐘設(shè)課程名稱單片機(jī)原理及應(yīng)用學(xué)生姓名學(xué)號
2024-09-12 17:37
【摘要】-I-基于FPGA的數(shù)字電子鐘系統(tǒng)設(shè)計(jì)摘要隨著電子技術(shù)的飛速發(fā)展,現(xiàn)代電子產(chǎn)品滲透到了社會的各個領(lǐng)域,并有力地推動著社會生產(chǎn)力的發(fā)展和社會信息化程度的提高。在現(xiàn)代電子技術(shù)中,可編程器無疑是扮演著重要角色?,F(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器,其靈活的可編程邏輯可以方便的實(shí)現(xiàn)高速數(shù)字信號處理。它突破了并行處理、流水級
2024-12-16 13:09
【摘要】基于VHDL語言的數(shù)字電子鐘設(shè)計(jì)摘要:本文在簡要介紹了EDA技術(shù)特點(diǎn)的基礎(chǔ)上,用EDA技術(shù)作為開發(fā)手段,運(yùn)用VHDL語言,采用了自頂向下的設(shè)計(jì)方法,實(shí)現(xiàn)計(jì)時24小時的電子時鐘的設(shè)計(jì),并利用QuartusII軟件集成開發(fā)環(huán)境進(jìn)行編輯、綜合、波形仿真,并下載到CPLD器件中,經(jīng)實(shí)際電
2024-11-24 15:01
【摘要】xx大學(xué)學(xué)士學(xué)位論文基于FPGA的數(shù)字電子鐘系統(tǒng)設(shè)計(jì)摘要隨著電子技術(shù)的飛速發(fā)展,現(xiàn)代電子產(chǎn)品滲透到了社會的各個領(lǐng)域,并有力地推動著社會生產(chǎn)力的發(fā)展和社會信息化程度的提高。在現(xiàn)代電子技術(shù)中,可編程器無疑是扮演著重要角色。現(xiàn)場可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器,其靈活的可編程邏輯可以方便的實(shí)現(xiàn)高速數(shù)字信號處理。它突破了并行處理、流水級數(shù)的限制,
2025-06-27 17:09