freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda概述ppt課件-文庫(kù)吧資料

2025-05-11 12:11本頁(yè)面
  

【正文】 硬件驗(yàn)證各步驟的使用。 ?對(duì)于大規(guī)??删幊踢壿嬈骷?,主要是了解其分類、基本結(jié)構(gòu)、工作原理、各廠家產(chǎn)品的系列、性能指標(biāo)以及如何選用,而對(duì)于各個(gè)產(chǎn)品的具體結(jié)構(gòu)不必研究過(guò)細(xì)。 1) EDA技術(shù)的學(xué)習(xí)重點(diǎn) ?從實(shí)用和教學(xué)的角度講,作者認(rèn)為, EDA技術(shù)的學(xué)習(xí)主要應(yīng)掌握四個(gè)方面的內(nèi)容:① 大規(guī)??删幊踢壿嬈骷虎? 硬件描述語(yǔ)言;③ 軟件開(kāi)發(fā)工具;④ 實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)。 .關(guān)于 EDA技術(shù)的學(xué)習(xí)重點(diǎn)及學(xué)習(xí)方法 ?EDA技術(shù)作為一門發(fā)展迅速、有著廣闊應(yīng)用前景的新技術(shù),涉及面廣,內(nèi)容豐富。 ? ABEL:一種支持各種不同輸入方式的 HDL,被廣泛用于各種可編程邏輯器件的邏輯功能設(shè)計(jì),由于其語(yǔ)言描述的獨(dú)立性,因而適用于各種不同規(guī)模的可編程器件的設(shè)計(jì)。 ?VHDL:作為 IEEE的工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,在電子工程領(lǐng)域,已成為事實(shí)上的通用硬件描述語(yǔ)言。另外, FPGA掉電后將丟失原有的邏輯信息,所以在實(shí)用中需要為FPGA芯片配置一個(gè)專用 ROM。對(duì)于普通規(guī)模,且產(chǎn)量不是很大的產(chǎn)品項(xiàng)目,通常使用 CPLD比較好。 ? 與 ASIC設(shè)計(jì)相比, FPGA/CPLD顯著的優(yōu)勢(shì)是開(kāi)發(fā)周期短、投資風(fēng)險(xiǎn)小、產(chǎn)品上市速度快、市場(chǎng)適應(yīng)能力強(qiáng)和硬件升級(jí)回旋余地大,而且當(dāng)產(chǎn)品定型和產(chǎn)量擴(kuò)大后,可將在生產(chǎn)中達(dá)到充分檢驗(yàn)的 VHDL設(shè)計(jì)迅速實(shí)現(xiàn) ASIC投產(chǎn)。美國(guó) IT公司認(rèn)為,一個(gè) ASIC 80%的功能可用于 IP核等現(xiàn)成邏輯合成。 ?它幾乎可用于任何型號(hào)和規(guī)模的 FPGA/CPLD中,從而使得產(chǎn)品設(shè)計(jì)效率大幅度提高。 由于 FPGA/CPLD的集成規(guī)模非常大,可利用先進(jìn)的EDA工具進(jìn)行電子系統(tǒng)設(shè)計(jì)和產(chǎn)品開(kāi)發(fā)。在高可靠應(yīng)用領(lǐng)域 , 如果設(shè)計(jì)得當(dāng) , 將不會(huì)存在類似于MCU的復(fù)位不可靠和 PC可能跑飛等問(wèn)題 。 CPLD在結(jié)構(gòu)上主要包括三個(gè)部分,即可編程邏輯宏單元,可編程輸入 /輸出單元和可編程內(nèi)部連線。 ? Xilinx公司的 FPGA器件有 XC2022, XC3000, XC4000,XC4000E, XC4000XLA, XC5200系列等,可用門數(shù)為1200~ 18 000; Altera公司的 CPLD器件有 FLEX6000,F(xiàn)LEX8000, FLEX10K, FLEX10KE系列等,提供門數(shù)為5000~ 25 000; Lattice公司的 ISPPLD器件有ispLSI1000, ispLSI2022, ispLSI3000, ispLSI6000系列等,集成度可多達(dá) 25 000個(gè) PLD等效門。 FPGA和 CPLD分別是現(xiàn)場(chǎng)可編程門陣列和復(fù)雜可編程邏輯器件的簡(jiǎn)稱,現(xiàn)在, FPGA和 CPLD器件的應(yīng)用已十分廣泛,它們將隨著 EDA技術(shù)的發(fā)展而成為電子設(shè)計(jì)領(lǐng)域的重要角色。為了使讀者對(duì) EDA技術(shù)有一個(gè)總體印象,下面對(duì) EDA技術(shù)的主要內(nèi)容進(jìn)行概要的介紹。 EDA技術(shù)的主要內(nèi)容 ?EDA技術(shù)涉及面廣,內(nèi)容豐富,從教學(xué)和實(shí)用的角度看,究竟應(yīng)掌握些什么內(nèi)容呢 ? ?作者認(rèn)為,主要應(yīng)掌握如下四個(gè)方面的內(nèi)容:① 大規(guī)模可編程邏輯器件; ?② 硬件描述語(yǔ)言; ?③ 軟件開(kāi)發(fā)工具; ?④ 實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)。 ?未來(lái)的 EDA技術(shù)將向廣度和深度兩個(gè)方向發(fā)展, EDA將會(huì)超越電子設(shè)計(jì)的范疇進(jìn)入其他領(lǐng)域,隨著基于 EDA的 SOC(單片系統(tǒng) )設(shè)計(jì)技術(shù)的發(fā)展,軟硬核功能庫(kù)的建立,以及基于 VHDL所謂自頂向下設(shè)計(jì)理念的確立,未來(lái)的電子系統(tǒng)的設(shè)計(jì)與規(guī)劃將不再是電子工程師們的專利。例如,提供方框圖、狀態(tài)圖和流程圖的編輯能力,具有適合層次描述和混合信號(hào)描述的硬件描述語(yǔ)言 (如 VHDL、 AHDL或 VerilogHDL),同時(shí)含有各種工藝的標(biāo)準(zhǔn)元件庫(kù)。因此, EDA工具是以系統(tǒng)機(jī)設(shè)計(jì)為核心,包括系統(tǒng)行為級(jí)描述與結(jié)構(gòu)綜合,系統(tǒng)仿真與測(cè)試驗(yàn)證,系統(tǒng)劃分與指標(biāo)分配,系統(tǒng)決策與文件生成等一整套的電子系統(tǒng)設(shè)計(jì)自動(dòng)化工具。由于電子技術(shù)和 EDA工具的發(fā)展,設(shè)計(jì)師可以
點(diǎn)擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1