freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

eda概述ppt課件-在線瀏覽

2025-06-22 12:11本頁面
  

【正文】 模標(biāo)準(zhǔn)集成電路,人們將這些器件焊接在電路板上,做成初級電子系統(tǒng),對電子系統(tǒng)的調(diào)試是在組裝好的PCB(Printed Circuit Board)板上進行的 由于設(shè)計師對圖形符號使用數(shù)量有限,傳統(tǒng)的手工布圖方法無法滿足產(chǎn)品復(fù)雜性的要求,更不能滿足工作效率的要求。 20世紀(jì) 70年代,是EDA技術(shù)發(fā)展初期,由于 PCB布圖布線工具受到計算機工作平臺的制約,其支持的設(shè)計工作有限且性能比較差。隨著微電子工藝的發(fā)展,相繼出現(xiàn)了集成上萬只晶體管的微處理器、集成幾十萬直到上百萬儲存單元的隨機存儲器和只讀存儲器。 ? 因此,可以用少數(shù)幾種通用的標(biāo)準(zhǔn)芯片實現(xiàn)電子系統(tǒng)的設(shè)計。 20世紀(jì) 80年代初,推出的 EDA工具則以邏輯模擬、定時分析、故障仿真、自動布局和布線為核心,重點解決電路設(shè)計沒有完成之前的功能檢測等問題。 ? 如果說 20世紀(jì) 70年代的自動布局布線的 CAD工具代替了設(shè)計工作中繪圖的重復(fù)勞動,那么,到了 20世紀(jì) 80年代出現(xiàn)的具有自動綜合能力的 CAE工具則代替了設(shè)計師的部分工作,對保證電子系統(tǒng)的設(shè)計,制造出最佳的電子產(chǎn)品起著關(guān)鍵的作用。但是,大部分從原理圖出發(fā)的EDA工具仍然不能適應(yīng)復(fù)雜電子系統(tǒng)的設(shè)計要求,而具體化的元件圖形制約著優(yōu)化設(shè)計。微電子技術(shù)的發(fā)展,特別是可編程邏輯器件的發(fā)展,使得微電子廠家可以為用戶提供各種規(guī)模的可編程邏輯器件,使設(shè)計者通過設(shè)計芯片實現(xiàn)電子系統(tǒng)功能。 ?這個階段發(fā)展起來的 EDA工具,目的是在設(shè)計前期將設(shè)計師從事的許多高層次設(shè)計由工具來完成,如可以將用戶要求轉(zhuǎn)換為設(shè)計技術(shù)規(guī)范,有效的處理可用的設(shè)計資源與理想的設(shè)計目標(biāo)之間的矛盾,按具體的的硬件、軟件和算法分解設(shè)計等。 ? 20世紀(jì) 90年代,設(shè)計師逐步從使用硬件轉(zhuǎn)向設(shè)計硬件,從單個電子產(chǎn)品開發(fā)轉(zhuǎn)向系統(tǒng)級電子產(chǎn)品開發(fā) (即片上系統(tǒng)集成,System on a chip)。 ? 這時的 EDA工具不僅具有電子系統(tǒng)設(shè)計的能力,而且能提供獨立于工藝和廠家的系統(tǒng)級設(shè)計能力,具有高級抽象的設(shè)計構(gòu)思手段。只有具備上述功能的 EDA工具,才可能是電子設(shè)計工程師在不熟悉各種半導(dǎo)體工藝的情況下,完成電子系統(tǒng)的設(shè)計。有專家認(rèn)為, 21世紀(jì)將是 EDA技術(shù)快速發(fā)展的時期,并且EDA技術(shù)將是對 21世紀(jì)產(chǎn)生重大影響的十大技術(shù)之一。 ?其中,大規(guī)模可編程邏輯器件是利用 EDA技術(shù)進行電子系統(tǒng)設(shè)計的載體,硬件描述語言是利用 EDA技術(shù)進行電子系統(tǒng)設(shè)計的主要表達手段,軟件開發(fā)工具是利用 EDA技術(shù)進行電子系統(tǒng)設(shè)計的智能化的自動化設(shè)計工具,實驗開發(fā)系統(tǒng)則是利用 EDA技術(shù)進行電子系統(tǒng)設(shè)計的下載工具及硬件驗證工具。 . 大規(guī)模可編程邏輯器件 ?可編程邏輯器件 (簡稱 PLD)是一種由用戶編程以實現(xiàn)某種邏輯功能的新型邏輯器件。國際上生產(chǎn) FPGA/CPLD的主流公司,并且在國內(nèi)占有市場份額較大的主要是 Xilinx, Altera,Lattice三家公司。 ? FPGA 在結(jié)構(gòu)上主要分為三個部分,即可編程邏輯單元,可編程輸入 /輸出單元和可編程連線三個部分。 高集成度 、 高速度和高可靠性是 FPGA/CPLD最明顯的特點 , 其時鐘延時可小至 ns級 , 結(jié)合其并行工作方式 , 在超高速應(yīng)用領(lǐng)域和實時測控方面有著非常廣闊的應(yīng)用前景 。 FPGA/CPLD的高可靠性還表現(xiàn)在幾乎可將整個系統(tǒng)下載于同一芯片中 ,實現(xiàn)所謂片上系統(tǒng) , 從而大大縮小了體積 , 易于管理和屏蔽 。 ?由于開發(fā)工具的通用性、設(shè)計語言的標(biāo)準(zhǔn)化以及設(shè)計過程幾乎與所用器件的硬件結(jié)構(gòu)沒有關(guān)系,因而設(shè)計開發(fā)成功的各類邏輯功能塊軟件有很好的兼容性和可移植性。 ? 可以在很短時間內(nèi)完成十分復(fù)雜的系統(tǒng)設(shè)計,這正是產(chǎn)品快速進入市場最寶貴的特征。而未來大系統(tǒng)的 FPGA/CPLD設(shè)計僅僅是各類再應(yīng)用邏輯與 IP核 (Core)的拼裝,其設(shè)計周期將更短。 ?對于一個開發(fā)項目,究竟是選擇 FPGA還是選擇 CPLD 呢 ? 主
點擊復(fù)制文檔內(nèi)容
教學(xué)課件相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1