【正文】
PAL、 GAL器件的結(jié)構(gòu) PR O M PL A PA L G A L低密度可編程邏輯器件(L D P L D )EP L D C PL D F PG A高密度可編程邏輯器件(H D P L D )可編程邏輯器件( PL D )按集成密度分為 ? 按結(jié)構(gòu)分為 -基于與 /或陣列結(jié)構(gòu)的器件 SPLD( PROM、 PLA、 PAL、 GAL) 、 CPLD( EPLD) ,并稱之為 PLD。 ? 輸入連接 “ 與 ” 陣列 , 在其中進行 “ 與 ”邏輯組合 , 形成乘積項 。如圖 2所示 : 可編程器件 ? 大多數(shù)典型的 PLD器件是由二級組合網(wǎng) 絡(luò)構(gòu)成的 。門電路等都是邏輯器件,如 74LS08( 2輸入四與門)實現(xiàn)“與”邏輯, 74LS32( 2輸入四或門)實現(xiàn)“或”邏輯,這是實現(xiàn)簡單邏輯功能,還有很多電路實現(xiàn)復(fù)雜邏輯功能,如微處理器等,這類是定制器件。 通用可編程邏輯器件 GAL 開發(fā)軟件 ISP Synario操作簡介 * 可編程邏輯器件 CPLD/FPGA * MAX+PLUSII開發(fā)軟件 ABELHDL硬件描述語言 ? 邏輯器件,即可用來實現(xiàn)特定邏輯功能的電子器件。最基本的邏輯關(guān)系有“與”、“或”、“非”等。 如圖 1所示 : 定制邏輯器件 還有一類是可編程邏輯器件,稱為 PLD( Programmable Logical Device)。 ? 通常第一級是 “ 與 ” 陣列; ? 第二級是 “ 或 ” 陣列 。