freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

外文翻譯-關(guān)于直接數(shù)字頻率合成器-其他專業(yè)(參考版)

2025-01-23 00:33本頁(yè)面
  

【正文】 。由專用軟件攜帶,用戶可以測(cè) 試/評(píng)估。 圖 9 典型的 AD9834輸出相位噪聲圖 輸出頻率為 2兆赫 ,時(shí)鐘是 50M赫茲。DAC的量化或線性誤差會(huì)造成 噪音及諧波。他們的大小和分布取決于選擇的代碼字。對(duì)于一個(gè)完全可以由一個(gè)二進(jìn)制編碼表示的比例,也沒(méi)有截?cái)嗾`差。 西北工業(yè)大學(xué)明德學(xué)院 本科畢業(yè)設(shè)計(jì)論文 7 器件具有良好的相位噪音 ? 對(duì)采樣系統(tǒng) 的 噪聲 ,取決于很多因素。它是衡量作為單邊帶從頻率變化造成的噪音低于在使用振蕩器的 ( 工作頻率 為 1Hz) 的帶寬在兩個(gè)或多個(gè)頻率位移振蕩器工作頻率振幅分貝。 DDS 系統(tǒng)的主要性能規(guī)格 ? 相位噪聲,抖動(dòng),無(wú)雜散動(dòng)態(tài)范圍( SFDR)。 你認(rèn)為對(duì)于現(xiàn)實(shí)世界系統(tǒng)設(shè)備的設(shè)計(jì)者, DDS 的關(guān)鍵優(yōu)點(diǎn) 是什么 ? 今天的成本競(jìng)爭(zhēng)力,高性能,功能集成 DDS IC是越來(lái)越常見的兩種通信系統(tǒng)和傳感器應(yīng)用。 DDS 調(diào)整簡(jiǎn)單,找到共振的頻率或補(bǔ)償溫度漂移。 另外,許多工業(yè)和生物醫(yī)學(xué)應(yīng)用 DDS 的波形發(fā)生 器作為一個(gè)可編程的器件。 圖 5 流過(guò) DDS的信號(hào) 西北工業(yè)大學(xué)明德學(xué)院 本科畢業(yè)設(shè)計(jì)論文 6 DDS 的常用用途 ? 應(yīng)用程序當(dāng)前正在使用基于 DDS 產(chǎn)生的基本波形,分為兩個(gè)主要類別:根據(jù)通信系統(tǒng)的設(shè)計(jì)要求,性能優(yōu)良的頻率源的相位噪聲低,往往選擇其組合的DDS 光譜性能和頻率調(diào)諧分辨率。 DDS 的結(jié)構(gòu)充分 利用了正弦波對(duì)稱的性質(zhì)和利用的一個(gè)映射邏輯合成一個(gè)完整周期的正弦波。當(dāng)產(chǎn)生一個(gè)恒定的頻率,相位輸出線性增加,因此模擬波形生成本身就是一個(gè)斜坡。 由于抽樣理論決定了至少兩個(gè)周期,每樣都需要重建的輸出波形,基本的 DDS輸出頻率是 fC/2。 無(wú)回路的建立時(shí)間發(fā)生在一個(gè)循環(huán)鎖相內(nèi) 。如果 M值更改為 0111 ... 1111,相位累加器溢出后,將只有 2參考時(shí)鐘周期( 取決于 奈奎斯特 最低 要求)。該輪在 數(shù)字 離散相點(diǎn)中,取決于分辨率的相位累加 器( n),這決定了 DDS 的調(diào)諧。這個(gè) 字 形成相位步長(zhǎng)之間的參考,它有效地設(shè)置跳過(guò)多少分左右相輪。 相位累加器實(shí)際上是一個(gè)模 M的計(jì)數(shù)器,每次收到一個(gè)時(shí)鐘脈沖其存儲(chǔ)的數(shù)量遞增。 相位累加器提供等距相角值隨車輪周圍的向量線性旋轉(zhuǎn)。由于矢量旋轉(zhuǎn)的輪子,形象化的角度的正弦值產(chǎn)生相應(yīng)的正弦波。 為了理解這一點(diǎn)的基本功能, 將 可視化的正弦波振蕩 作為一個(gè)階段 輪 圍繞旋轉(zhuǎn)圓向量(見圖 4)。它是如何工作的 ? 連續(xù)時(shí)間正弦信號(hào)的角度范圍內(nèi)有一個(gè)重復(fù)的階段 0 至 2 。 DDS 是什么意思 ? D/A轉(zhuǎn)換器和一個(gè) DDS的單一芯片的整合通常被稱為一個(gè)完整 的 DDS的解決方案 , ADI公司的普通性質(zhì) DDS。如果相位增量大,相位累加器會(huì)迅速通過(guò)正弦查找表,從而產(chǎn)生高頻率的正弦波。反過(guò)來(lái), DAC把這個(gè)數(shù)字轉(zhuǎn)換為相應(yīng)值的模擬電壓或電流。 二進(jìn)制數(shù)的頻率主要輸入到相位累加器。 圖 3 組件的直接數(shù)字合成器 DDS 產(chǎn)生一個(gè)特定頻率的正弦波。 圖 2 DDS輸出的矩形波 三角波 正弦 波 西北工業(yè)大學(xué)明德學(xué)院 本科畢業(yè)設(shè)計(jì)論文 3 DDS 的設(shè)備創(chuàng)建一個(gè)正弦波 ? 這里有一個(gè) DDS 的內(nèi)部電路:其主要成分是相位累加器,振幅轉(zhuǎn)換(通常是正弦查找)和一個(gè) DAC。 DDS 的設(shè)備可以產(chǎn)出什么樣的輸出 ? DDS 器件不僅限于純粹 的 正弦波輸出。 DDS 器件現(xiàn)已可以產(chǎn)生從 1到400MHz的頻率,(時(shí)鐘基于 103MHz兆赫)。例如 AD9833,一個(gè)基于 DDS的可編程波形發(fā)生器(圖 1), 工作 電壓 與 25MHz的時(shí)鐘,消耗的最大功率為 30mW。 設(shè)計(jì)師以相位鎖定回路( PLL)為基礎(chǔ)的 需要非常高的頻率 的 合成技 術(shù),以DAC 的動(dòng)態(tài)規(guī)劃的數(shù)字 toanalog轉(zhuǎn)換器(輸出產(chǎn)生較低的頻率任意波形) 來(lái)產(chǎn)生 許多可能產(chǎn)生 的 頻率, 但 DDS 技術(shù)迅速獲得 了 解決頻率(或波形)產(chǎn)生和工業(yè)應(yīng)用要求的方法,因?yàn)閱涡酒呻娐菲骷梢援a(chǎn)生 簡(jiǎn)單的 可編程 的 模擬輸出高分辨率和準(zhǔn)確性的波形。 為什么要使用直接數(shù)字頻率合成器( DDS)?不同頻率和配置文件是不是有其他的方法 能夠 很容易 地 產(chǎn)生頻率? 能夠準(zhǔn)確地產(chǎn)生和控制波形已經(jīng)成為一些行業(yè)的主要要求。由于 DDS 設(shè)備的 操作主要是數(shù)字的,它可以提供快速解決輸出頻率之間切換, 優(yōu)點(diǎn)是有 精細(xì)的頻率和運(yùn)行頻率范圍廣泛。 phase continuous frequency hops with no overshoot/undershoot or analogrelated loop settlingtime anomalies, ? the digital architecture of DDS eliminates the need for the manual tuning and tweaking related to ponent aging and temperature drift in analog synthesizer solutions, and ? the digital control interface of the DDS architecture facilitates an environment where systems can be remotely controlled and optimized with high resolution 外文翻譯(原文) 8 under processor control. What are the key performance specs of a DDS based system? Phase noise, jitter, and spuriousfree dynamic range (SFDR). Phase noise is a measure (dBc/Hz) of the shortterm frequency instability of the oscillator. It is measured as the singlesideband noise resulting from changes in frequency (in decibels below the amplitude at the operating frequency of the oscillator using a 1Hz bandwidth) at two or more frequency displacements from the operating frequency of the oscillator. This measurement has particular application to performance in the analog munications industry. Do DDS devices have good phase noise? Noise in a sampled system depends on many factors. Referenceclock jitter can be seen as phase noise on the fundamental signal in a DDS system。外文翻譯(原文) 1 All About Direct Digital Synthesis By Eva Murphy [] Colm Slattery [] What is Direct Digital Syn
點(diǎn)擊復(fù)制文檔內(nèi)容
試題試卷相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1