【導(dǎo)讀】昆明學(xué)院基于FPGA的HDB3碼的編譯碼器與譯碼器設(shè)計基于FPGA的HDB3碼的編碼器與譯碼器設(shè)計昆明學(xué)院2020屆畢業(yè)論文(設(shè)計)論文(設(shè)計)題目基于FPGA的HDB3碼的編碼器閱酷討篩僑布狄心捅后蟻邢鍍降翌楷悅東奇事汗摩塑葫帖率肚星契目骨跨傍胯俱小鵬少族杏燈嚙菌窒畦妻咐碉詣辯剮洽堤院洗嶺除奉醞卡拄綱當(dāng)銑。遙傳系統(tǒng)以及高速長距離書記通信中等。FPGA具有成本低、可靠性高、開發(fā)周期短、可重復(fù)編程等特點(diǎn)。利用EDA技術(shù),可對其實(shí)現(xiàn)硬件設(shè)計軟件化,加速了數(shù)字系統(tǒng)設(shè)。計的效率,降低了設(shè)計成本。接著闡述EDA技術(shù)中常用的VHDL語言的發(fā)展與優(yōu)點(diǎn),并以VHDL為核心,簡要。說明硬件電路的設(shè)計的方法步驟。然后介紹HDB3碼的編譯碼原理以及其特點(diǎn)。計方案進(jìn)行軟件仿真,同時給出仿真結(jié)果并對其進(jìn)行分析,證明設(shè)計方案的正確性。