freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

山東大學(xué)范愛萍數(shù)字電子技術(shù)第10章(10)-資料下載頁

2025-01-01 07:56本頁面
  

【正文】 、擴(kuò)展電路(級聯(lián)和進(jìn)位)以及連接到局部和全局總線的互連結(jié)構(gòu)。 CLRN 查找表 ( LUT) 進(jìn)位鏈 級聯(lián)鏈 DATA2 DATA3 DATA4 清零 /置 位控制 DATA1 時鐘選擇 LABCTRL1 LABCTRL2 LABCTRL3 LABCTRL4 芯片級復(fù)位 PRN ENA Q 進(jìn)位輸入 級連輸入 寄存器旁路 可編程寄存器 到快速互連通道 到 LAB的局部互連通道 高密度 PLD 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 3. FLEX10K的邏輯陣列塊 每個 LAB由 8個邏輯單元 LE和一個局部互連結(jié)構(gòu)組成。 LAB和器件的其他部分通過一系列的快速通道行互連和列互連連接起來。 LE1 4 LE2 4 LE3 4 LE4 4 LE5 4 LE6 4 LE7 4 LE8 4 4 8 2 專用輸入和全局信號 行互連 LAB局部互連 LAB控制信號 進(jìn)位輸出和級連輸出 8 24 16 8 列 — 行互連 列互連 4 16 2 進(jìn)位輸入和 級連輸入 6 高密度 PLD 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 4. FLEX10K的結(jié)構(gòu)圖 由一系列 LAB和嵌入式陣列塊 EAB構(gòu)成的。 LAB呈行列排序,每行嵌入一個 EAB。 EAB是一個有著 2048個存儲單元帶有輸入、輸出寄存器的 RAM塊,可以高效地實現(xiàn)復(fù)雜邏輯功能。把一個芯片上的多個 EAB合并,可形成較大的 RAM塊。 列互連 EAB EAB IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE IOE 行互連 引腳接口 嵌入式陣列塊 邏輯陣列塊 LAB 邏輯單元 局部連線 邏輯陣列 邏輯陣列 高密度 PLD 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 FLEX10K系列中幾種型號的主要模塊數(shù)目 模塊器件 所含門數(shù)最大值 EAB數(shù) LAB數(shù) LE數(shù) 最大 I/O引腳數(shù) EPF10K10 31000 3 72 576 150 EPF10K30 69000 6 216 1728 264 EPF10K70 118000 9 468 3744 358 EPF10K100 158000 12 624 4992 470 EPF10K250 310000 20 1520 12160 470 高密度 PLD 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 基于可編程邏輯器 的數(shù)字系統(tǒng)設(shè)計流程 原理圖輸入 硬件描述語言輸入 設(shè)計輸入 器件選擇 系統(tǒng)設(shè)計 設(shè)計準(zhǔn)備 方案論證 邏輯綜合與優(yōu)化 器件適配與布局布線 編譯 設(shè)計處理 設(shè)計校驗與邏輯仿真 延時分析 定時仿真 功能仿真 編程器編程 在系統(tǒng)編程 器件編程與下載 使用 FPGA或 CPLD芯片設(shè)計數(shù)字系統(tǒng)時,一般要借助FPGA或 CPLD制造公司所提供的開發(fā)系統(tǒng)來完成。例如,Altera公司提供的MAX+piusⅡ 和 Quartus開發(fā)系統(tǒng), Lattice公司提供的isp Expert開發(fā)系統(tǒng)等。 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 本章小結(jié) 1. 可編程邏輯器件是一種由用戶自行設(shè)計邏輯功能的半成品集成電路 ,具有集成度高 、 可靠性高 、 處理速度快和保密性好等特點 。 -或陣列 。 低密度的 PLD主要有 ROM、PLA、 PAL和 GAL四種類型 。 一般采用熔絲 、 EPROM、 EEPROM技術(shù)進(jìn)行編程 。 PLD主要有 CPLD和是 FPGA兩大類 。 CPLD是在 GAL的基礎(chǔ)上發(fā)展起來的 , 一般采用 E2PMOS或快閃工藝 , 且可以在系統(tǒng) ( 在線 ) 編程 。FPGA是基于 SRAM的可編程器件 , 由于 SRAM是易失性的 , 所以在接通電源時必須對器件進(jìn)行重新配置 。 PLD設(shè)計數(shù)字電路 , 要與 EDA軟件配合 。 通過軟件將設(shè)計原理圖或用硬件描述語言編寫的源程序輸入 , 經(jīng)過編譯 、 綜合 、 優(yōu)化后 , 自動完成布局與布線并生成編輯所需要的熔絲圖文件 , 然后下載到 PLD芯片 。 數(shù)字電子技術(shù)基礎(chǔ) 上一頁 下一頁 回目錄 退出 謝謝觀看 /歡迎下載 BY FAITH I MEAN A VISION OF GOOD ONE CHERISHES AND THE ENTHUSIASM THAT PUSHES ONE TO SEEK ITS FULFILLMENT REGARDLESS OF OBSTACLES. BY FAITH I BY FAITH
點擊復(fù)制文檔內(nèi)容
外語相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1