freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

道路檢測口控制系統(tǒng)的與研究畢業(yè)論文-資料下載頁

2025-06-27 16:38本頁面
  

【正文】  考慮到程序存儲器的容量,軟件陷阱一般1K空間有23個就可以進行有效攔截 程序設(shè)計includeincludedefine uchar unsigned char//0255 uchar k。define uint unsigned int //065535 sbit jiance=P1^0。//紅外接收用于檢測是否有小車到達 sbit shuaka=P1^2。 //檢測是否刷卡的端口 sbit yinyue=P1^5。//控制音樂的端口 sbit M1=P1^3。 //控制電機的端口 sbit M2=P1^4。 sbit RR=P1^6。//檢測欄桿落下 sbit LR=P1^7。 //檢測欄桿升起 uchar signe。 void delay(uint t) //延時函數(shù) { uchar i。 while(t) for(i=0。i20。i++) { _nop_()。_nop_()。_nop_()。_nop_()。_nop_()。_nop_()。_nop_()。_nop_()。_nop_()。 } } void langansheng() //欄桿升起函數(shù) { M1=0。 M2=1。 } void langanjiang() //欄桿降落函數(shù) { M1=1。 M2=0。 } void main() { while(1) { if(RR==0) { signe=1。 } else { langanjiang()。 if(RR==0) { signe=1。 } } if(signe==1) { if(jiance==0) //檢測一下是否有小車到達 { yinyue=1。//音樂響 if(shuaka==0) //檢測一下小車有沒有刷卡 { langansheng()。//欄桿升起 放行 } } } }}5 結(jié)論通過本次的畢業(yè)設(shè)計,我學(xué)習(xí)到了很多的東西,從最初的中心思想的建立到中期的單片機編程,都讓我體會到了單片機語言的簡練以及應(yīng)用性的廣泛。整個程序也基本的達成了我所預(yù)期的效果,使得能夠直觀的表現(xiàn)出關(guān)于收集的信息傳遞到單片機邏輯語言后所生成的結(jié)果,智能化的控制收費站,使得交通能夠有序順暢的高效的運行著。但是程序也比較簡單,只能基本的設(shè)計出解決智能收費控制的思想,還有眾多問題還沒有考慮進去,還有待改進。 參考文獻[1] [M].北京:高等教育出版社. 第5版,  [2] 張舒 , [M].北京: 中國水利水電出版社. 第 1版,[3] MacKenzie,Raphael ,[M].北京: 人民郵電出版社,第4版,[4] Milan Verle,[M].北京:,[5] [M].北京:, .[6] [M].北京:, [7] 王彤.機電領(lǐng)域中伺服電機的選擇原則[J].應(yīng)用科技,2001,(1)[8] 使軍剛,白小平.電氣控制技術(shù)[M].西安:西安電子科技大學(xué)出版社,[9] 江思敏 DESIGNER[M].北京:機械工業(yè)出版社,初版, [10] [M].北京,高等教育出版 社,第3版,1988年.[11] (日)岡本裕生 譯者:呂硯山. 圖解繼電器與可編程控制器[M].科學(xué)出版 社, [12] [M].北京:機械工業(yè)出版社,1994年.[13] [M].哈爾濱:哈爾濱工業(yè)大學(xué)出版社,1988年.[14] ——CMOS集成電路[M].北京,國防工業(yè)出版社,1985 年[15] [M].西安:西安電子科技大學(xué)出版 社,2002 年.[16] 李士雄,[M].北京:高等教育出版社,1993年.[17] 、電壓比較器測試方法的基本 原理[M]北京:中國標(biāo)準(zhǔn)出版社, [18] Bruce Carter,ron [M].北京:人民郵電出 版社. 第1版, .[19] 賽爾吉歐佛朗哥 [M]. 西安:西安交通大學(xué)出版社,第3版 , .[20] [M].上海:, . 附錄1元器件清單序號名稱型號、規(guī)格單位數(shù)量1電阻100 Ω個72電阻200Ω個143電阻250 Ω個124電阻470Ω個15電阻1 KΩ個26電阻3 KΩ個17電阻 KΩ個18晶振12 MHz個29極性電容22 uF個110極性電容22 pF個211極性電容個212極性電容個213極性電容2000uF個214無極性電容個115無極性電容22pF個216單片機AT89C51片117變壓器220V降到30伏個218酒精傳感器MQ3只121穩(wěn)壓塊7805塊122穩(wěn)壓塊7812塊124驅(qū)動芯片UNL2003A片225普通二極管IN4007只826開關(guān)Switch個1譯文 在這一章,我們將了解門電路,數(shù)字系統(tǒng)中所使用的最原始的邏輯元素,此外,我們將學(xué)習(xí)如何設(shè)計最具有成本效益的電路設(shè)計從這些門電路中使用的數(shù)學(xué)技術(shù)。有關(guān)幾乎所有的數(shù)字電路設(shè)計的基礎(chǔ),基于布爾代數(shù)。設(shè)計的一個方面是避免不必要的電路和超額費用,卡諾圖提供了圖形化方法來增進了解的簡化和小簡化解題。電路設(shè)計組成的 NAND 和 NOR門電路,當(dāng)代集成電路執(zhí)行的特征,正在被廣泛研究。異或和專屬 NOR 門的奇偶校驗邏輯執(zhí)行的邏輯和算術(shù)邏輯也在進行中。最后,定義關(guān)聯(lián)實際邏輯電路。在關(guān)系圖上的第一章開頭的,這一章的概念,異常是電路,很大程度上這種廣告將緩存的內(nèi)存和 RAM 和模擬電子線路中的監(jiān)視器和硬盤控制器。不過,在整個計算機的大多數(shù)的設(shè)計及其使用,我們在這一章的研究是深入理解計算機和數(shù)字系統(tǒng)和它們?nèi)绾卧O(shè)計的根本。這使得整個線被安置在一個單一的內(nèi)存緩存中讀周期。如果路徑較窄,然后一個序列從主存儲器中幾種閱讀是必要的。額外的決定,緩存設(shè)計師必須要做的是要確定線的大小。邏輯電路是一種離散信號的傳遞和處理,以二進制為原理、實現(xiàn)數(shù)字信號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的“與門”電路、“或門電路”和“非門”電路組成,其輸出值僅依賴于其輸入變量的當(dāng)前值,與輸入變量的過去值無關(guān)—即不具記憶和存儲功能;后者也由上述基本邏輯門電路組成,但存在反饋回路—它的輸出值不僅依賴于輸入變量的當(dāng)前值,也依賴于輸入變量的過去值。由于只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應(yīng)用于計算機、數(shù)字控制、通信、自動化和儀表等方面。最基本的有與電路、或電路和非電路。 簡單的邏輯電路通常是由門電路構(gòu)成,也可以用三極管來制作,例如,一個NPN三極管的集電極和另一個NPN三極管的發(fā)射極連接,這就可以看作是一個簡單的與門電路,即:當(dāng)兩個三極管的基極都接高電平的時候,電路導(dǎo)通,而只要有一個不接高電平,電路就不導(dǎo)通……  邏輯電路分為3類:非門(NOTgate),與門(ANDgate),或門(ORgate)?!》情T:利用內(nèi)部結(jié)構(gòu),使輸入的電勢變成相反的電勢,高電勢變低電勢,低電勢變高電 與門:利用內(nèi)部結(jié)構(gòu),使輸入兩個高電勢,輸出高電勢,不滿足有兩個高電勢則輸出低電勢 或門:利用內(nèi)部結(jié)構(gòu),使輸入至少一個輸入高電勢,輸出高電勢,不滿足有兩個低電勢輸出高電勢 一個廣泛的路徑到存儲器可以同時影響成本、性能、路徑的一個更狹窄的慢線轉(zhuǎn)移到緩存中。這些特點鼓勵一個較小的隱藏所線的大小,而空間的區(qū)域較大的參考線在任何單詞和標(biāo)簽。裝入緩存,所有的地點包含無效的信息。如果一個襲擊發(fā)生變革,緩存就在這個時候,那么單詞將發(fā)送到CPU不會有來自主要的記憶和是無效的。作為線路從主存儲器中去取到緩存,成為高速緩存條目是正確的,但是,是沒有辦法分辨適用的條目。無效來處理這個問題,除了標(biāo)簽,有點被添加到每個緩存條目。這有效的一點,表明相關(guān)的緩存線是有效的(1)或無效(0)。它正在看的緩存隨著標(biāo)簽。如果有效位為0,然后一個緩存丟失比賽即使標(biāo)簽發(fā)生地址從中央處理器,需要解決的話,被從主存儲器中去取數(shù)據(jù)。到目前為止,我們主要集中在閱讀指令和操作數(shù)從緩存中。當(dāng)一個寫的發(fā)生?記得,到如今字,在一個緩存已經(jīng)被認為是簡單的從主存儲器中拷貝的話,從高速緩存區(qū)讀取提供更快的存取?,F(xiàn)在,我們正在考慮寫作結(jié)果,這個觀點有所變化。下面是三種可能寫的行為,我們可以選擇:1。結(jié)果寫進內(nèi)存。2。寫功成高速緩存中。3。結(jié)果里都寫內(nèi)存和高速緩存中。各種現(xiàn)實緩存寫方法使用一種或更多的這些動作。這些方法分為兩大類輸入和回寫。 在數(shù)字電路通常分為組合邏輯電路和時序邏輯電路兩大類,組合邏輯電路的有關(guān)內(nèi)容在前面的章節(jié)里已經(jīng)作了介紹,組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態(tài)僅取決于輸入的當(dāng)前的狀態(tài),與輸入、輸出的原始狀態(tài)無關(guān),而時序電路是一種輸出不僅與當(dāng)前的輸入有關(guān),而且與其輸出狀態(tài)的原始狀態(tài)有關(guān),其相當(dāng)于在組合邏輯的輸入端加上了一個反饋輸入,在其電路中有一個存儲電路,其可以將輸出的狀態(tài)保持住,我們可以用下圖的框圖來描述時序電路的構(gòu)成?! 纳厦娴膱D上可以看出,其輸出是輸入及輸出前一個時刻的狀態(tài)的函數(shù),這時就無法用組合邏輯電路的函數(shù)表達式的方法來表示其輸出函數(shù)表達式了,在這里引入了現(xiàn)態(tài)(Present state)和次態(tài)(Next State)的概念,當(dāng)現(xiàn)態(tài)表示現(xiàn)在的狀態(tài)(通常用Qn來表示),而次態(tài)表示輸入發(fā)生變化后其輸出的狀態(tài) (通常用Qn 1表示),那么輸入變化后的輸出狀態(tài)表示為  Qn 1=f(X,Qn)  其中:X為輸入變量?! ∠旅嫱ㄟ^兩個波形圖來幫助建立時序電路中存儲器的概念:  從上圖a圖中可以看出,其圖中有四段輸入RS都為0的情況,但其輸出Q的狀態(tài)不同,這取決于輸出的原始狀態(tài);而b圖中的輸入與圖a相同,但多了一個CP,這時輸出Q不僅取決于輸入RS、輸出Q的原始狀態(tài),而且取決CP的狀態(tài),僅當(dāng)CP為高電平時,輸入的狀態(tài)才能影響輸出的狀態(tài)。通常將上面的兩種類型分為兩種形式的存儲器電路:鎖存器(Latch)和觸發(fā)器(Flipflop),其兩者的區(qū)別在于其輸出狀態(tài)的變化是否取決于CP(時鐘脈沖Clock Plus)。將圖a所有的電路稱為鎖存器,而b圖所示的電路稱為觸發(fā)器電路?! r序邏輯電路的特點:任意時刻的輸出不僅取決于該時刻的輸入,而且還和電路原來的狀態(tài)有關(guān),所以時序電路具有記憶功能。特點:時序邏輯電路其任一時刻的輸出不僅取決于該時刻的輸入,而且還與過去各時刻的輸入有關(guān)。常見的時序邏輯電路有觸發(fā)器、計數(shù)器、寄存器等。由于時序邏輯電路具有存儲或記憶的功能,檢修起來就比較復(fù)雜。  帶有時序邏輯電路的數(shù)字電路主要故障分析:  1. 時鐘:時鐘是整個系統(tǒng)的同步信號,當(dāng)時鐘出現(xiàn)故障時會帶來整體的功能故障。時鐘脈沖丟失會導(dǎo)致系統(tǒng)數(shù)據(jù)總線、地址總線或控制總線沒有動作。時鐘脈沖的速率、振幅、寬度、形狀及相位發(fā)生變化均可能引發(fā)故障。復(fù)位:含有微處理器(MPU)的設(shè)備,即使是最小系統(tǒng),一般都具有復(fù)位功能。復(fù)位脈沖在系統(tǒng)上電時加載到MPU上,或在特定情況下使程序回到最初狀態(tài)(例如,看門狗Watchdog程序)。當(dāng)復(fù)位脈沖不能發(fā)生、信號過窄、信號幅度不對、轉(zhuǎn)換中有干擾或轉(zhuǎn)換太慢時,程序就可能在錯誤的地址啟動,導(dǎo)致程序混亂??偩€:總線傳遞指令系列和控制事件,一般有地址總線、數(shù)據(jù)總線和控制總線。當(dāng)總線即使只有一位發(fā)生錯誤時,也會嚴(yán)重影響系統(tǒng)功能,出現(xiàn)錯誤尋址、錯誤數(shù)據(jù)或錯誤操作等??偩€錯誤可能發(fā)生在總線驅(qū)動器中,也可能發(fā)生在接收數(shù)據(jù)位的其它元件中。中斷:帶微處理器(MPU)的系統(tǒng)一般都能夠響應(yīng)中斷信號或設(shè)備請求,產(chǎn)生控制邏輯,以暫時中斷程序執(zhí)行,轉(zhuǎn)到特殊程序,為中斷設(shè)備服務(wù),然后自動回到主程序。中斷錯誤主要是中斷線路粘附(此時系統(tǒng)操作非常緩慢)或受到干擾(系統(tǒng)錯誤響應(yīng)中斷請求)?! ?. 信號衰減和畸變:長的并行總線和控制線可能會發(fā)生交互串?dāng)_和傳輸線故障,表現(xiàn)為相鄰的信號線出現(xiàn)尖峰脈沖(交互串?dāng)_),或驅(qū)動線上形成減幅振蕩(相當(dāng)于羅技電頻的多次轉(zhuǎn)換),從而可能加入錯誤數(shù)據(jù)或控制信號。發(fā)生信號衰減的可能原因比較多,常見的有高濕度環(huán)境、長的傳輸線、高速率轉(zhuǎn)換等。而大的電子干擾源會產(chǎn)生電磁干擾(EMI),導(dǎo)致信號畸變,引起電路的功能紊亂?! ≡跈z修時序邏輯電路之前應(yīng)盡可能熟悉系統(tǒng)的結(jié)構(gòu)原理和電路,然后是分析故障的表征特性,盡可能地縮小故障產(chǎn)生的范圍。較高檔的醫(yī)療設(shè)備一般帶有自診斷程序,可充分利用它查找故障,將故障定位到較小范圍。檢查電源  時序邏輯電路較常采用177。5V、177。15V、177。12V電源。當(dāng)電源對地短路或電源穩(wěn)定性差都可能導(dǎo)致系統(tǒng)故障,表現(xiàn)為系統(tǒng)無反應(yīng)、系統(tǒng)程序紊亂等。一般來說,電源對地短路是因為電容(去耦電容)短路產(chǎn)生的,找到故障電容最好的辦法是采用電流跟蹤儀跟蹤短路電流,沒有電流跟蹤儀的就只好將電路分單元查找替換。檢查時鐘  時鐘電路一般由石英晶體電路組成(也有采用RC振蕩電路的)。根據(jù)經(jīng)驗,石英晶體較易損壞??捎檬静ㄆ鳒y試時鐘信號的頻率、振幅、相位,或
點擊復(fù)制文檔內(nèi)容
法律信息相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1