freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計算機組成原理總復習習題集-資料下載頁

2025-06-07 22:06本頁面
  

【正文】 優(yōu)點。30. 舉出CPU中6個主要寄存器的名稱及功能。31. CPU響應中斷應具備哪些條件?32. 指令和數(shù)據(jù)均放在內(nèi)存中,CPU如何從時間和空間上區(qū)分是指令還是數(shù)據(jù)?33. 在計算機中,CPU管理外圍設備有幾種方式?34. 分析中斷優(yōu)先權的原理和結構的實現(xiàn)。四. 應用題 1. 求十進制數(shù)113的原碼表示,反碼表示,補碼表示和移碼表示(用8位二進制表示,并設最高位為符號位,真值為7位)。2. 已知X=,Y=,求X+Y=?,XY=? 3. 機器數(shù)字長為8位(含1位符號位),當X= 127(十進制)時,其對應的二進制表示,(X)反、(X)補、(X)移分別是多少? 4. 已知 X = ,Y = +, 計算:[X]補,[X]補,[Y]補,[Y]補,X+Y=?,XY=?5. 數(shù)字長8位(含1位符號位),若機器數(shù)為81(十六進制),分別求出它的原 碼、補碼、反碼和移碼是多少?。7. 畫出中斷處理過程流程圖。8. 已知某8位機的主存采用半導體存儲器,地址碼為16位,采用4K4位的SRAM芯片組成該機所允許的最大主存空間,并選用模塊條形式,問:(1) 若每個模塊條為32K8位,共需幾個模塊條?(2) 每個模塊條內(nèi)有多少片RAM芯片?(3) 主存共需多少RAM芯片?CPU需使用幾根地址線來選擇各模塊?使用何種譯碼器?8位的SRAM芯片構成64K16位的存儲器,要求畫出該存儲器的組成邏輯框圖。10. 有32片256K(1bit)的RAM存儲器,問:(1)可構成字長為32bit存儲器容量為多大?(2)該存儲器需要多少字節(jié)地址?(3)畫出與CPU連接圖,標明主要連線或信號。16位的SRAM芯片構成64K32位的存儲器。要求畫出該存儲器的組成邏輯框圖。,中斷的定義以及主要處理步驟,并舉出三種中斷向量產(chǎn)生的方法。13. 設[X]補 = …Xn,求證: [X/2]補 = …Xn 。,低位來的進位信號為C0,請按串行進位方式寫出C4C3C2C1的邏輯表達式。 ,字長64位,模塊數(shù)m = 8,用交叉方式進行組織。存儲周期T = 200ns, 數(shù)據(jù)總線寬度為64位,總線傳輸周期τ = 50ns。問該存儲器的帶寬是多少?,試分析指令格式特點。15 12 11 9 8 6 5 3 2 0 OP 尋址方式 寄存器 尋址方式 寄存器 源地址 目標地址17. 用24k*4位/片的RAM芯片構成一個8KB的存儲器,地址總線為A15A0(低位),數(shù)據(jù)總線D7(高位)D0(低位),WE*控制讀寫。請寫出片選邏輯式, 畫出芯片級邏輯圖,注明各信號線。18.某機字長16 位,主存按字編址,容量為8MW,請用如下RAM芯片為該機設計一個主存。A20 A0 WE D0~D7 (1).地址線和數(shù)據(jù)線各有多少根?(2).共用多少這種芯片? (3).畫出其組成框圖,并正確標出各信號線。19.用16K16位的DRAM芯片構成64K32位存儲器。問需要多少個這樣的DRAM芯片?畫出該存儲器的組成邏輯框圖。20.舉例說明存儲器堆棧的原理及入棧、出棧的過程。21.設有一個具有20位地址和32位字長的存儲器,問:(1)該存儲器能存儲多少個字節(jié)的信息?(2)如果存儲器由512k8位的SRAM 芯片組成,需多少片?(3)需多少位地址作芯片選擇?22.CPU響應中斷應具備哪些條件?畫出中斷處理過程流程圖。23.求證:[X]補+ [ Y ]補 = [ X + Y ]補 24.總線的一次信息傳送過程大致分哪幾個階段?若采用同步定時協(xié)議,請畫出 讀數(shù)據(jù)的時序圖來說明。25. 單級中斷中,采用串行排隊鏈法來實現(xiàn)具有公共請求線的中斷優(yōu)先級識別,請畫出中斷向量為001010,001011,001000三個設備的判優(yōu)識別邏輯圖。26. 如圖是某SRAM的寫入時序圖,其中R/ 是讀寫命令控制線,R/ 線為低電平時,存貯器按給定地址把數(shù)據(jù)線上的數(shù)據(jù)寫入存貯器。請指出圖中寫入時序的錯誤,并畫出正確的寫入時序圖。 27. 用512K*16位的FLASH存儲器芯片組成一個2M*32的半導體只讀存儲器,試問: 1)數(shù)據(jù)寄存器多少位? 2)地址寄存器多少位? 3)共需要多少個這樣的器件? 4)畫出此存儲器的組成框圖.28. CPU結構如圖所示,其中一個累加寄存器AC,一個狀態(tài)條件寄存器和其它四個寄存器,各部分之間的連線表示數(shù)據(jù)通路,箭頭表示信息傳送方向。(1)標明圖中四個寄存器的名稱。(2)簡述指令從主存取到控制器的數(shù)據(jù)通路。(3) 簡述數(shù)據(jù)在運算器和主存之間進行存/取訪問的數(shù)據(jù)通路。
點擊復制文檔內(nèi)容
教學教案相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1