【總結(jié)】課程設(shè)計(jì)任務(wù)書課程名稱計(jì)算機(jī)組成原理課程設(shè)計(jì)時(shí)間2020~2020學(xué)年第一學(xué)期19~20周學(xué)生姓名楊學(xué)鎮(zhèn)指導(dǎo)老師肖曉麗題目數(shù)字鐘的設(shè)計(jì)與制作主要內(nèi)容:本課程設(shè)計(jì)主要是利用硬件描述語言VHDL的設(shè)計(jì)思想,采用自頂向下的方法、劃分模塊來設(shè)計(jì)數(shù)字鐘的幾個(gè)模塊。通過課程設(shè)計(jì)深入理解計(jì)算機(jī)的基本原理和方法,加深
2024-11-17 21:38
【總結(jié)】一、設(shè)計(jì)要求............................................................................................................1二、設(shè)計(jì)原理及框圖....................................................................
2024-11-17 21:37
【總結(jié)】數(shù)字鐘應(yīng)用課程設(shè)計(jì)說明書1、數(shù)字鐘原理設(shè)計(jì)本科設(shè)設(shè)計(jì)的數(shù)字鐘主要應(yīng)用到74ls90芯片的計(jì)數(shù)功能,通過輔助電路完成六十進(jìn)制和十二進(jìn)制計(jì)數(shù),從而實(shí)現(xiàn)數(shù)字鐘的功能。74ls90是包含一個(gè)二分頻和五分頻的計(jì)數(shù)器,其邏輯功能鍵表1。表174ls90邏輯功能輸入輸出R0(1)R0(2)
2025-08-04 00:08
【總結(jié)】1設(shè)計(jì)報(bào)告課程名稱_______設(shè)計(jì)題目_______指導(dǎo)老師_______學(xué)生_______學(xué)號___現(xiàn)代電子技術(shù)綜合實(shí)驗(yàn)數(shù)字式秒表設(shè)計(jì)與實(shí)現(xiàn)2目錄
【總結(jié)】吉林化工學(xué)院課程設(shè)計(jì)說明書基于DS1302的數(shù)字鐘設(shè)計(jì)DesignofdigitalclockbasedonDS1302學(xué)生學(xué)號:10530221學(xué)生姓名:郭芬芬專業(yè)班級:電信1002指導(dǎo)教師:程立敏
2025-06-27 17:29
【總結(jié)】吉林化工學(xué)院課程設(shè)計(jì)說明書基于DS1302的數(shù)字鐘設(shè)計(jì)DesignofdigitalclockbasedonDS1302專業(yè)班級:電信1002起止日期:~吉林化工學(xué)院JilinInst
2025-08-17 15:30
【總結(jié)】吉林化工學(xué)院課程設(shè)計(jì)說明書基于DS1302的數(shù)字鐘設(shè)計(jì)DesignofdigitalclockbasedonDS1302學(xué)生學(xué)號:10530221學(xué)生姓名:郭芬芬專業(yè)班級:電信1002
2025-08-20 10:23
【總結(jié)】1數(shù)字時(shí)鐘設(shè)計(jì)(1)能顯示周、時(shí)、分、秒,精確到(2)可自行設(shè)置時(shí)間(3)可設(shè)置鬧鈴,并且對鬧鈴時(shí)間長短可控制(1)根據(jù)題目要求可分解為正常計(jì)時(shí)、時(shí)間設(shè)置和鬧鈴設(shè)置三大模塊(2)正常計(jì)時(shí)模塊可分解為周、時(shí)、分、秒等子模塊(3)時(shí)間設(shè)置模塊分別進(jìn)行秒置數(shù)、分置數(shù)、時(shí)置
2025-05-07 19:10
【總結(jié)】1EDA技術(shù)實(shí)用教程課程設(shè)計(jì)簡易音樂播放器電子12-112060401242簡易音樂播放器設(shè)計(jì)1.MIDI概述MIDI(MusicalInstrumentDigitalInterface)樂器數(shù)字接口,是20世紀(jì)80年代初為解
2025-05-07 19:05
【總結(jié)】沈陽理工大學(xué)學(xué)士學(xué)位論文I摘要VHDL(即超高速集成電路硬件描述語言)是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的一種硬件描述語言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口,是電子設(shè)計(jì)自動(dòng)化(EDA)的關(guān)鍵技術(shù)之一。它采用一種自上而下(top-down)的設(shè)計(jì)方法,即從系統(tǒng)總體要求出發(fā),自上至下地逐步將設(shè)計(jì)內(nèi)容細(xì)化,如劃分為若干
2025-05-07 20:30
【總結(jié)】1NANHUAUniversity電子技術(shù)課程設(shè)計(jì)題目基于VHDL的電子鐘的設(shè)計(jì)學(xué)院名稱電氣工程學(xué)院指導(dǎo)教師職稱班
2025-05-07 19:16
【總結(jié)】成績課程設(shè)計(jì)說明書題目:多功能數(shù)字鐘專業(yè):電氣工程與自動(dòng)化年級:2010級學(xué)生:學(xué)號:指導(dǎo)教師:完成日期:
2025-08-03 02:51
【總結(jié)】數(shù)字時(shí)鐘的設(shè)計(jì)摘要:在這快速發(fā)展的年代,時(shí)間對人們來說是越來越寶貴,在快節(jié)奏的生活時(shí),人們往往忘記了時(shí)間,一旦遇到重要的事情而忘記了時(shí)間,這將會(huì)帶來很大的損失。因此我們需要一個(gè)定時(shí)系統(tǒng)來提醒這些忙碌的人。數(shù)字化的鐘表給人們帶來了極大的方便。近些年,隨著科技的發(fā)展和社會(huì)的進(jìn)步,人們對數(shù)字鐘的要求也越來越高,傳統(tǒng)的時(shí)鐘已不能滿足人們的需求。本設(shè)計(jì)主要研究基于FPGA的數(shù)字鐘,要求時(shí)間以2
2025-06-27 19:06
【總結(jié)】1基于VHDL的數(shù)字電子時(shí)鐘的設(shè)計(jì)目錄基于VHDL的數(shù)字電子時(shí)鐘的設(shè)計(jì)....................................................................................1目錄.............................................
【總結(jié)】EDA課程設(shè)計(jì)題目:基于VHDL的串口設(shè)計(jì)院系:機(jī)電學(xué)院班級:電氣103姓名:張明軍學(xué)號:20200744113日期:—
2024-11-12 15:02