freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于dspbuilder的fir數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)-全文預(yù)覽

2025-09-20 17:32 上一頁面

下一頁面
  

【正文】 字濾波器與模擬濾波器相比有著很多優(yōu)點(diǎn)。雷達(dá)信號(hào)數(shù)字濾波器是一個(gè)非?;钴S的研究領(lǐng)域。音頻壓縮技術(shù)和視頻壓縮標(biāo)準(zhǔn)化工作的成就 ,促成了電視產(chǎn)業(yè)的蓬勃發(fā)展 ,數(shù)字濾波器及其相關(guān)的技術(shù) 是 視頻壓縮和音頻壓縮技術(shù) 的 重要基礎(chǔ)。信源編碼、信道編碼、多路復(fù)用、調(diào)制、自適應(yīng)信和數(shù)據(jù)壓縮道均衡等 ,廣泛應(yīng)用數(shù)字濾波器 ,特別是在數(shù)字通信、網(wǎng)絡(luò)通信、圖像通信和多媒體通信 的 應(yīng)用 ,離開了數(shù)字濾波器幾乎是不可逾越的。主要用于語音和數(shù)據(jù)壓縮 ,并已經(jīng)建立了一系列的語音編碼國際標(biāo)準(zhǔn) ,用于通信和音頻處理。用專用的硬件或計(jì)算機(jī)識(shí)別人的講話 ,演講 者或識(shí)別 。即波形特征、統(tǒng)計(jì)特征的語音信號(hào)和模型的參數(shù)等進(jìn)行分析和計(jì)算 。根據(jù)有用信號(hào)和噪音的不同特性,提取有用信號(hào)的過程成為濾波,實(shí)現(xiàn)濾波功能的系統(tǒng)稱為濾波器。無論是信號(hào)的獲取、傳輸,還是信號(hào)的處理和交換都離不開濾波技術(shù),它對(duì)信號(hào)安全可靠和有效靈活地傳輸是至關(guān)重要的。因此,數(shù)字信號(hào)實(shí)際上是用數(shù)字序列表示的信號(hào),語音信號(hào)經(jīng)采樣和量化后得到的數(shù)字信號(hào) 會(huì) 是一個(gè)一維離散時(shí)間序列;而圖像信號(hào)經(jīng)采樣和量化后得到的數(shù)字信號(hào) 會(huì) 是一個(gè)二維離散空間序列。 數(shù)字化、智能化 、 和網(wǎng)絡(luò)化是 現(xiàn)代 信息技術(shù)發(fā)展的大勢(shì) 所 趨,而數(shù)字化 卻 是智能化 以及 網(wǎng)絡(luò)化的 重要 基礎(chǔ) 。 關(guān) 鍵 詞 : FPGA; 有限 長脈沖響應(yīng)濾波器; DSPBuilder; QuartusⅡ II Based on the DSPBuilder the design and implementation of a digital filter Abstract DSP Builder is the Altera corporation launched a DSP development oriented system level design tool, it can in the QuartusⅡ integration development software Matlab and SimuIinkDSP design environment. DSPBuilder is essentially a Simulink toolbox of Matlab , it can save the FPGA design of DSP system with Simulink graphical interface modeling and system level simulation. In this paper, using DSP Builder realize finite impulse response filter (FIR) filter design, and with a 20 order low pass FIR digital filter implementation, for example, design and plete the simulation and validation of software and hardware implementation. Results show that using DSP builder to implement FIR filter is a simple, easy to design model can be directly to the VHD L hardware description language conversion, and automatically calls the QuartusⅡ and other EDA design softwares, prehensive and plete list generation and the device adapter and the FPGA configuration download, makes the system description and anically mix the hardware implementation, fully embodies the characteristics and advantages of modern automotive electronics technology development. Key words: the FPGA。 學(xué)校代碼: 11059 學(xué) 號(hào): 0905074039 Hefei University 畢業(yè)設(shè)計(jì)(論文) B A C HE L OR D I SSE RTAT I ON 論文題目: 基于 DSPBuilder 數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn) 學(xué)位類別: 工 學(xué) 學(xué) 士 學(xué)科 專業(yè): 09電子信息 工程( 2)班 作者姓名: 馮 博 導(dǎo)師姓名: 譚 敏 完成時(shí)間: 2020 年 5 月 29 日 I 基于 DSPBuilder 的數(shù)字濾波 器的設(shè)計(jì)與實(shí)現(xiàn) 中 文 摘 要 DSP Builder 是美國 Altera 公司推出的一個(gè)面向 DSP 開發(fā)的系統(tǒng)級(jí)設(shè)計(jì)工具,它 能夠 在 QuartusⅡ設(shè)計(jì)環(huán)境中集成 Matlab 和 SimuIinkDSP 開發(fā)軟件。結(jié)果表明 使用 DSP builder 來實(shí)現(xiàn) FIR 濾波器 簡單易行 ,設(shè)計(jì)模型可直接向VHDL 硬件描述語言轉(zhuǎn)換,并自動(dòng)調(diào)用 QuartusⅡ等 EDA 設(shè)計(jì)軟件,完成綜合、網(wǎng)表生成以及器件適配乃至 FPGA 的配置下載,使得系統(tǒng) 描述與硬件實(shí)現(xiàn)有機(jī)地融合,充分體現(xiàn)了現(xiàn)代 電子 技術(shù)自動(dòng)化開發(fā)的特點(diǎn)與優(yōu)勢(shì)。 Quartus Ⅱ III 目 錄 第 一章 緒 論 ......................................................................... 1 ..................................................................... 1 ..................................................................... 1 第二章數(shù)字濾波器基本理論 ............................................................. 3 ................................................................ 3 .................................................. 3 ........................................................ 3 .............................................................. 4 第三章 FIR濾波器設(shè)計(jì)原 理 ............................................................. 5 FIR濾波器的數(shù)學(xué)原理 .......................................................... 5 20階 FIR濾波器原理模型 ....................................................... 7 第四章濾波器設(shè)計(jì) ..................................................................... 8 程 ................................................................ 9 FDATool 工具設(shè)計(jì)濾波器 .................................................... 9 濾波系數(shù)的量化及取整 ........................................................ 11 DSPbuilder模型的建立 ........................................................ 13 生成 VHDL文件 ...........................................................
點(diǎn)擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計(jì)相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1