【正文】
tronic system design techniques and tools have been profound changes in largescale programmable logic device CPLD / FPGA emergence of designers to bring a lot of convenience. Use it for product development, not only low cost, short cycle, high reliability and full intellectual property rights. In this paper, a programmable logic chip for the control of the core billing system of a taxi. Taxis on the billing system and working principle of the position, as well as EDA platform with a single CPLD device forming part of the digital system design and realization of the process of thinking. On the meter module, billing module, decoding module, such as dynamic scanning design method. Practice shows that such programs can not only solve the traditional billing device integration is not high, the upgrade is not convenient features, and are prone to interference issues and can greatly enhance the reliability of the system. Keywords:The rental car costs the system,the counter,the VHDL language,the digital system,FPGA 長(zhǎng)沙學(xué)院畢業(yè)設(shè)計(jì) (論文 ) III 目 錄 摘 要 ................................................................................................................ I ABSTRACT...................................................................................................... II 第 1 章 緒論 .................................................................................................... 1 課題背景及目的 ......................................................................................................... 1 國(guó)內(nèi)外研究狀況 ......................................................................................................... 1 課題研究方法 ............................................................................................................. 2 論文構(gòu)成及研究?jī)?nèi)容 ................................................................................................. 2 第 2 章 設(shè)計(jì)相關(guān)工具簡(jiǎn)介 ............................................................................ 3 EDA 簡(jiǎn)介 ...................................................................................................................... 3 FPGA 簡(jiǎn)介 .................................................................................................................... 3 硬件描述語(yǔ)言 VHDL 簡(jiǎn)介 ........................................................................................... 4 開發(fā)軟件 QuartusII 簡(jiǎn)介 ......................................................................................... 5 第 3 章 設(shè)計(jì)方 案及原理 ................................................................................ 6 方案論證 ..................................................................................................................... 6 設(shè)計(jì)原理 ..................................................................................................................... 7 出租車計(jì)費(fèi)方式 .............................................................................................. 7 總體框架設(shè)計(jì) ................................................................................................ 7 各個(gè)模塊設(shè)計(jì) ............................................................................................................. 8 LCD 顯示設(shè)計(jì) ................................................................................................... 8 電機(jī)驅(qū)動(dòng)模塊設(shè)計(jì) ........................................................................................ 12 主要功能模塊設(shè)計(jì) ........................................................................................ 13 第 4 章 設(shè)計(jì)仿真驗(yàn)證 .................................................................................. 20 LCD 驅(qū)動(dòng)程序仿真 .................................................................................................... 20 電機(jī)調(diào)速程序仿真 ................................................................................................... 20 系統(tǒng)程序仿真 ........................................................................................................... 20 結(jié) 論 ............................................................................................................. 22 參考文獻(xiàn) ......................................................................................................... 23 附 錄 ............................................................................................................. 24 致 謝 ............................................................................................................. 34 長(zhǎng)沙學(xué)院畢業(yè)設(shè)計(jì) (論文 ) 1 第 1 章 緒論 課題背景及目的 在我國(guó)社會(huì)經(jīng)濟(jì)的全面發(fā)展過程中,各大中小城市的出租車營(yíng)運(yùn)事業(yè)也迅速發(fā)展,出租車已經(jīng)成為人們?nèi)粘3鲂羞x擇較為普遍的交通工具。論述了計(jì)程模塊、計(jì)費(fèi)模塊、譯碼動(dòng)態(tài)掃描模塊等的設(shè)計(jì)方法。 本文介紹了一個(gè)以可編程邏輯芯片為控制核心的出租車計(jì)費(fèi)器系統(tǒng)。長(zhǎng) 沙 學(xué) 院 CHANGSHA UNIVERSITY 畢業(yè)設(shè)計(jì) 資料 設(shè)計(jì) 題目: 基于 FPGA 的出租車 計(jì)費(fèi)系統(tǒng)的設(shè)計(jì) 系 部: 電子與通信工程系 專 業(yè): 通信工程 學(xué) 生 姓 名: 班 級(jí): 一班 指導(dǎo)教師姓名: 職稱 副教授 最終評(píng)定成績(jī) 長(zhǎng)沙學(xué)院教務(wù)處 二○○九年五月制 目 錄 第一部分 設(shè)計(jì)說明書 一、設(shè)計(jì)說明書 第二部分 外文資料翻譯 一、外文資料原文 二、外文資料翻譯 第三部分 過程管理資料 一、 畢業(yè)設(shè)計(jì)課題任 務(wù)書 二、 本科畢業(yè)設(shè)計(jì)開題報(bào)告 三、 本科畢業(yè)設(shè)計(jì)中期報(bào)告 四、 畢業(yè)設(shè)計(jì)指導(dǎo)教師評(píng)閱表 五、 畢業(yè)設(shè)計(jì)評(píng)閱教師評(píng)閱表 六、 畢業(yè)設(shè)計(jì)答辯評(píng)審表 20 09 屆 本科生畢業(yè)設(shè)計(jì)資料 第一部分 設(shè)計(jì)說明書 ( 20 09 屆) 本科生畢業(yè)設(shè)計(jì)說明書 基于 FPGA 的出租車計(jì)費(fèi)系統(tǒng)的設(shè)計(jì) 系 部: 電子與通信工程系 專 業(yè): 通信工程 學(xué) 生 姓 名: 班 級(jí): 一班 學(xué)號(hào) 指導(dǎo)教師姓名: 職稱 副教授 最終評(píng)定成績(jī) 2021 年 6 月 長(zhǎng)沙學(xué)院本科生畢業(yè)設(shè)計(jì) 基于 FPGA 的出租車計(jì)費(fèi)系統(tǒng)的設(shè)計(jì) 系 (