freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的異步收發(fā)器程序設(shè)計-展示頁

2025-06-27 14:28本頁面
  

【正文】 的格式如圖一所示,每一個字符的前面都有一位起始位(低電平,邏輯值0),字符本身有5到8比特數(shù)據(jù)位組成,接著是一位校驗位(也可以沒有校驗位),最后是一位(或一位半、二位)停止位,停止位后面是不定長度的空閑位。 UART的幀格式UART是異步通信方式,發(fā)送方和接收方分別有各自獨立的時鐘,傳輸?shù)乃俣扔呻p方約定,使用起止式異步協(xié)議。使用VHDL將UART的核心功能集成,從而使整個設(shè)計更加緊湊、穩(wěn)定且可靠。功能較為簡單,但使用方便、占用資源少,可以靈活地嵌入到各種設(shè)計之中。1 . UART簡介UART(即Universal Asynchronous Receiver Transmitter 通用異步收發(fā)器)是一種應(yīng)用廣泛的短距離串行傳輸接口。就FPGA和CPLD開發(fā)而言,比較流行的HDL主要有Verilog HDL、VHDL、ABELHDL和 AHDL 等,其中VHDL和Verilog HDL因適合標準化的發(fā)展方向而最終成為IEEE標準??梢哉fEDA產(chǎn)業(yè)已經(jīng)成為電子信息類產(chǎn)品的支柱產(chǎn)業(yè)。 A19宜春學(xué)院物理科學(xué)與工程技術(shù)學(xué)院畢業(yè)設(shè)計引言 21 . UART簡介 2 UART結(jié)構(gòu) 2 UART的幀格式 2 UART的基本原理 22 UART的設(shè)計與實現(xiàn) 3 UART發(fā)送器 3 UART接收器 4 5 波特率發(fā)生器 6 UART設(shè)計總模塊 6 UART系統(tǒng)組成 7 8. 頂層模塊 8 10 UART發(fā)送器 11 UART接收器 155.結(jié)語 176..參考文獻 18引言由于微電子學(xué)和計算機科學(xué)的迅速發(fā)展,給EDA(電子設(shè)計自動化)行業(yè)帶來了巨大的變化。 FPGA。畢 業(yè) 設(shè) 計設(shè)計題目 基于FPGA的異步收發(fā)器設(shè)計 學(xué) 院:物理科學(xué)與工程技術(shù)學(xué)院 專 業(yè): 電子信息工程 年 級: 10級 姓 名: 陳淑珍 指導(dǎo)教師: 王 永 祥 職 稱: 副 教 授 (2013 年 6月)宜春學(xué)院教務(wù)處制基于FPGA的異步收發(fā)器設(shè)計 宜春學(xué)院 物理科學(xué)與工程技術(shù)學(xué)院 電子信息工程 李揚 指導(dǎo)老師: 王永祥摘要:文章簡要介紹了UART的基本功能,采用Verilog HDL語言作為硬件功能的描述,運用模塊化設(shè)計方法設(shè)計了通用異步收發(fā)器的發(fā)送模塊、接收模塊和波特率發(fā)生器。實現(xiàn)了基于FPGA的UART基本功能設(shè)計,并給出了UART的軟件編程實例.關(guān)鍵字:Verilog HDL;FPGA;UARTBased on SCM ultrasonic ranging system Design( YiChun University Physical science and engineering institute of technology Li Yang)Abstract: this paper briefly introduces the basic function of UART, the Verilog HDL language as a description of the hardware function, using modular design method to design the general asynchronous transceiver module, receive send the module and baud rate generator. Realized the basic function of UART which based on FPGA , and gives the UART software programming examples. Key word: Verilog HDL。 UART。特別是進入20世紀90年代后,電子系統(tǒng)已經(jīng)從電路板級系統(tǒng)集成發(fā)展成為包括ASIC、FPGA/CPLD和嵌入系統(tǒng)的多種模式。EDA之所以能蓬勃發(fā)展的關(guān)鍵因素之一就是采用了硬件描述語言(HDL)描述電路系統(tǒng)。下面的設(shè)計就是用VHDL來完成實現(xiàn)的。UART允許在串行鏈路上進行全雙工的通信。 UART主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。串行外設(shè)用到的RS232C異步串行接口,一般采用專用的集成電路即UART實現(xiàn)。 UART結(jié)構(gòu)UART主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。起止式異步協(xié)議的特點是以每一個字符為單位進行傳輸,字符之間沒有固定的時間間隔要求,每個字符都以起始位開始,以停止位結(jié)束。停止位和空閑位都規(guī)定為高電平,這樣就保證了起始位開始處一定有一個下降沿。UART的幀格式的示意圖如圖一所示:圖一 基本UART幀格式 UART的基本原理基本的UART通信只需要兩條信號線:RXD和TXD,TXD是UART的發(fā)送端,RXD是UART的接收端,接收與發(fā)送是全雙工工作的。用于收發(fā)串行數(shù)據(jù)的串行通信接口通常稱為UART(通用異步收發(fā)機)。接收數(shù)據(jù)過程:空閑狀態(tài),線路處于高電位,當檢測到線路的下降沿(線路電位由高電位變?yōu)榈碗娢唬┱f明線路有數(shù)據(jù)傳輸,按照約定的波特率從低位到高位接收數(shù)據(jù),數(shù)據(jù)接收完畢后,接著接收并比較奇偶校驗位是否正確,如果正確則通知后續(xù)設(shè)備準備接收數(shù)據(jù)或存入緩存。UART的數(shù)據(jù)幀的形式分組發(fā)送數(shù)據(jù),以8位
點擊復(fù)制文檔內(nèi)容
范文總結(jié)相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1