【摘要】長春工程學(xué)院畢業(yè)設(shè)計(jì)(論文)11引言本設(shè)計(jì)采用單片機(jī)和FPGA相結(jié)合的電路實(shí)現(xiàn)方案??紤]到FPGA具有集成度高,I/O資源豐富,穩(wěn)定可靠,可現(xiàn)場在線編程等優(yōu)點(diǎn),而單片機(jī)具有很好的人機(jī)接口和運(yùn)算控制功能,所以采用FPGA和單片機(jī)相結(jié)合,構(gòu)成整個(gè)系統(tǒng)的測控主體。自1985年Xilinx公司推出第一片現(xiàn)場可編程邏輯陣列(FPG
2025-06-13 03:33
【摘要】長春工程學(xué)院畢業(yè)設(shè)計(jì)(論文)11引言設(shè)計(jì)采用單片機(jī)和FPGA相結(jié)合的電路實(shí)現(xiàn)方案??紤]到FPGA具有集成度高,I/O資源豐富,穩(wěn)定可靠,可現(xiàn)場在線編程等優(yōu)點(diǎn),而單片機(jī)具有很好的人機(jī)接口和運(yùn)算控制功能,所以采用FPGA和單片機(jī)相結(jié)合,構(gòu)成整個(gè)系統(tǒng)的測控主體。自1985年Xilinx公司推出第一片現(xiàn)場可編程邏輯陣列(FPGA)至
2025-01-23 00:35
【摘要】長春工程學(xué)院畢業(yè)設(shè)計(jì)(論文)11引言設(shè)計(jì)采用單片機(jī)和FPGA相結(jié)合的電路實(shí)現(xiàn)方案。考慮到FPGA具有集成度高,I/O資源豐富,穩(wěn)定可靠,可現(xiàn)場在線編程等優(yōu)點(diǎn),而單片機(jī)具有很好的人機(jī)接口和運(yùn)算控制功能,所以采用FPGA和單片機(jī)相結(jié)合,構(gòu)成整個(gè)系統(tǒng)的測控主體。自1985年Xilinx公司推出第一片現(xiàn)場可編程邏輯陣列(FPGA
2025-06-13 02:22
【摘要】......中北大學(xué)課程設(shè)計(jì)說明書???學(xué)生姓名:王瑾琦學(xué)號(hào):0518140104?學(xué)院:?電子與計(jì)算機(jī)科學(xué)技術(shù)學(xué)院專業(yè):
2025-07-02 07:56
【摘要】東華理工大學(xué)長江學(xué)院畢業(yè)設(shè)計(jì)(論文)摘要摘要本文設(shè)計(jì)的是低頻數(shù)字相位測量儀的軟件控制部分。在設(shè)計(jì)中采用MCU與FPGA相結(jié)合的方案,將軟件部分系統(tǒng)分為控制數(shù)據(jù)采集處理和單片機(jī)控制顯示兩部分的軟件設(shè)計(jì),本
2024-12-15 10:17
【摘要】基于stm32的低頻相位測量儀設(shè)計(jì)授課學(xué)期2014學(xué)年至2015學(xué)年第一學(xué)期學(xué)院電子工程學(xué)院專業(yè) 電子信息工程學(xué)號(hào)2011127010582011127010422011127010272011127010442011127
2025-07-02 09:29
【摘要】低頻數(shù)字電子線路課程設(shè)計(jì)報(bào)告一、任務(wù)技術(shù)指標(biāo)設(shè)計(jì)一個(gè)數(shù)字頻率計(jì),具體要求如下:1.要求測量頻率范圍:1~100kHz。2.頻率用LED數(shù)字顯示。3.測量信號(hào)方波峰峰值3~5V。二、總體設(shè)計(jì)思想所謂頻率,就是周期性信號(hào)在單位時(shí)間(1s)內(nèi)周期信號(hào)的變化次數(shù)。若在一定時(shí)間間隔T內(nèi)測得周期信號(hào)重復(fù)變化次數(shù)為N,則其頻率為
2025-01-23 13:03
2025-03-29 04:57
【摘要】東華理工學(xué)院畢業(yè)設(shè)計(jì)(論文)摘要摘要頻率、相位測量儀器在生產(chǎn)和科研的各個(gè)部門被廣泛應(yīng)用。實(shí)現(xiàn)測量的數(shù)字化.自動(dòng)化.智能化已成為現(xiàn)在應(yīng)用的需要,對(duì)測量精度的要求也越來越高。針對(duì)傳統(tǒng)的測頻法和測周法測量精度不高的缺陷,即測頻法不宜測低頻和測周法不宜測高頻
2025-06-13 15:09
【摘要】東華理工學(xué)院畢業(yè)設(shè)計(jì)(論文)摘要摘要頻率、相位測量儀器在生產(chǎn)和科研的各個(gè)部門被廣泛應(yīng)用。實(shí)現(xiàn)測量的數(shù)字化.,對(duì)測量精度的要求也越來越高。針對(duì)傳統(tǒng)的測頻法和測周法測量精度不高的缺陷,即測頻法不宜測低頻和測周,以AT89C51單片機(jī)為控制器件的新型頻率測量方法:等
2025-01-24 13:45
【摘要】低頻率數(shù)字相位測量儀引言相位差測量數(shù)字化的優(yōu)點(diǎn)在于硬件成本低、適應(yīng)性強(qiáng)、對(duì)于不同的測量對(duì)象只需要改變程序的算法,且精度一般優(yōu)于模擬式測量。在電工儀表、同步檢測的數(shù)據(jù)處理以及電工實(shí)驗(yàn)中,常常需要測量兩列同頻率信號(hào)之間的相位差。例如,電力系統(tǒng)中電網(wǎng)并網(wǎng)合閘時(shí),需要求兩電網(wǎng)的電信號(hào)的相位差。相位差測量的方法很多,典型的傳統(tǒng)方法是通過示波器測量,這種方法誤差較大,讀數(shù)不方便。為此,我們?cè)O(shè)
2025-01-24 15:24
【摘要】引言相位差測量數(shù)字化的優(yōu)點(diǎn)在于硬件成本低、適應(yīng)性強(qiáng)、對(duì)于不同的測量對(duì)象只需要改變程序的算法,且精度一般優(yōu)于模擬式測量。在電工儀表、同步檢測的數(shù)據(jù)處理以及電工實(shí)驗(yàn)中,常常需要測量兩列同頻率信號(hào)之間的相位差。例如,電力系統(tǒng)中電網(wǎng)并網(wǎng)合閘時(shí),需要求兩電網(wǎng)的電信號(hào)的相位差。相位差測量的方法很多,典型的傳統(tǒng)方法是通過示波器測量,這種方法誤差較大,讀數(shù)不方便。為此,我們
2025-06-13 13:21
【摘要】I基于FPGA的數(shù)字式相位測量儀的設(shè)計(jì)與制作摘要:本設(shè)計(jì)給出了基于FPGA核心的數(shù)字式相位測量的基本原理與實(shí)現(xiàn)方案,實(shí)現(xiàn)的是對(duì)兩列信號(hào)的相位差的精確測量并數(shù)字顯示測量結(jié)果。該系統(tǒng)利用可編程邏輯器件為主系統(tǒng)芯片,用VHDL對(duì)其進(jìn)行設(shè)計(jì)開發(fā),系統(tǒng)由相位測量儀、數(shù)字式移相信號(hào)發(fā)生器和移相網(wǎng)絡(luò)三個(gè)模塊構(gòu)成,整個(gè)裝置具有原理簡單,測量精度高,測量結(jié)果
2025-03-06 09:22
【摘要】東華理工大學(xué)長江學(xué)院畢業(yè)設(shè)計(jì)(論文)中文題:基于MCU和FPGA的數(shù)字式相位測量儀的設(shè)計(jì)英文題:DesignofDigitalPhaseMeasuringInstrumentBa
2024-08-19 20:48
【摘要】低頻相位測量系統(tǒng)設(shè)計(jì)計(jì)劃書一方案論證與設(shè)計(jì)1相位測量方案方案一:將被測的兩路正弦波信號(hào)經(jīng)比較器整形成方波信號(hào),利用異或門電路進(jìn)行鑒相處理,將得到的脈沖序列經(jīng)過RC平滑濾波取出其直流分量,該直流電平的幅值與兩路信號(hào)的相位差成正比,將此信號(hào)送入A/D轉(zhuǎn)換器由單片機(jī)進(jìn)行運(yùn)算處理從而計(jì)算出相位差值。方案二:采用脈沖填充計(jì)數(shù)法,將正弦波信號(hào)整成方波信號(hào),其前后沿分別對(duì)應(yīng)于正弦波的正
2024-08-15 23:34