【總結(jié)】第4章同步時(shí)序邏輯電路時(shí)序邏輯電路的結(jié)構(gòu)模型與分類觸發(fā)器同步時(shí)序邏輯電路的分析同步時(shí)序邏輯電路的分析方法同步時(shí)序邏輯電路的分析舉例1、2同步時(shí)序邏輯電路的分析舉例3、4
2025-07-25 08:53
【總結(jié)】第一章數(shù)字邏輯基礎(chǔ)?本章主要介紹數(shù)字電路中常用的幾種數(shù)制的表示方法及其轉(zhuǎn)換規(guī)律,數(shù)字系統(tǒng)中常見的幾種編碼及邏輯代數(shù)知識。?數(shù)是用來表示物理量多少的。常用多位數(shù)表示。?通常,把數(shù)的組成和由低位向高位進(jìn)位的規(guī)則稱為數(shù)制。?在數(shù)字系統(tǒng)中,常用的數(shù)制包括十進(jìn)制數(shù)(decimal),二進(jìn)制數(shù)(binary),八進(jìn)制數(shù)
2024-10-09 15:04
【總結(jié)】第六章時(shí)序邏輯電路時(shí)序邏輯電路的一般分析方法寄存器計(jì)數(shù)器時(shí)序邏輯電路的設(shè)計(jì)方法定義:時(shí)序邏輯電路在任何時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,而且還取決于電路的原來狀態(tài)。電路構(gòu)成:存儲電路(主要是觸發(fā)器,必不可少)組合邏輯電路(可選)。時(shí)序邏輯電路的狀態(tài)是由存儲電路
2025-03-22 06:41
【總結(jié)】第十二章時(shí)序邏輯電路555定時(shí)器及其應(yīng)用時(shí)序邏輯電路的分析方法觸發(fā)器計(jì)數(shù)器寄存器
2024-10-19 00:16
【總結(jié)】新編21世紀(jì)高等職業(yè)教育信息類規(guī)劃教材《數(shù)字電路》電子教案主編徐新艷第3章組合邏輯電路學(xué)習(xí)目標(biāo)1.了解組合邏輯電路的分析方法、設(shè)計(jì)方法。2.理解編碼器、譯碼器、數(shù)據(jù)選擇器/分配器等常用組合邏輯電路的基本概念,掌握它們的功能及使用方法。3.了解克服競爭與冒險(xiǎn)的方法。
2025-01-19 11:53
【總結(jié)】第3章集成邏輯門電路第3章集成邏輯門電路概述TTL與非門ECL電路及I2L電路的特點(diǎn)CMOS電路集成邏輯門電路的使用第3章集成邏輯門電路概述集成電路(IntegratedCircuit)就是將所有的元件和連線都制作在同一塊半導(dǎo)體基片
2025-01-19 08:59
【總結(jié)】數(shù)字邏輯電路主講教師:王學(xué)梅使用教材:閻石主編數(shù)字電子技術(shù)基礎(chǔ)(第五版)參考書:1、康華光主編電子技術(shù)基礎(chǔ)–數(shù)字部分(第四版)2、余孟嘗主編數(shù)字電子技術(shù)基礎(chǔ)簡明教程(第二版)
2025-05-14 07:06
【總結(jié)】1第10章組合邏輯電路基本要求?掌握組合邏輯電路的分析方法與設(shè)計(jì)方法。?理解編碼器、、分配器、的邏輯功能,掌握譯碼器、選擇器集成芯片的應(yīng)用。?基本內(nèi)容?組合邏輯電路的分析與設(shè)計(jì)?編碼器與譯碼器?數(shù)據(jù)分配器與數(shù)據(jù)選擇器?加法器2組合邏輯電路的分析與設(shè)計(jì)?在任何時(shí)刻,輸出
2024-10-19 00:50
【總結(jié)】數(shù)字邏輯北航計(jì)算機(jī)學(xué)院艾明晶牛建偉2第3章門電路本章補(bǔ)充常用半導(dǎo)體器件基礎(chǔ)知識;介紹晶體二極管、三極管的穩(wěn)態(tài)開關(guān)特性;分立元件門;TTL與非門,OC門,三態(tài)門;MOS管,MOS門等內(nèi)容。介紹門電路的電路結(jié)構(gòu)、工作原理及邏輯功能,以及基于VerilogHDL的門
2025-04-30 02:54
【總結(jié)】22:44:22|只看該作者|倒序?yàn)g覽555內(nèi)部電原理圖我們知道,555電路在應(yīng)用和工作方式上一般可歸納為3類。每類工作方式又有很多個(gè)不同的電路。在實(shí)際應(yīng)用中,除了單一品種的電路外,還可組合出很多不同電路,如:多個(gè)單穩(wěn)、多個(gè)雙穩(wěn)、單穩(wěn)和無穩(wěn),雙穩(wěn)和無穩(wěn)的組合等。這樣一來,電路變的更加復(fù)雜。為了便于我們分析和識別電路,更好的理解555電路,這里我們這里按555電路的結(jié)構(gòu)特點(diǎn)
2025-08-04 18:36
【總結(jié)】數(shù)字電子技術(shù)基礎(chǔ)實(shí)驗(yàn)實(shí)驗(yàn)一集成邏輯門及其應(yīng)用一、實(shí)驗(yàn)?zāi)康?.掌握CMOS邏輯門功能測試方法3.熟悉門控制信號的作用二、實(shí)驗(yàn)原理?四2輸入端或非門CD4001的工作原理ABY001010100110或非邏輯的真值表二、實(shí)驗(yàn)原理二、
2024-10-16 21:35
【總結(jié)】下一頁總目錄章目錄返回上一頁第20章門電路和組合邏輯電路脈沖信號基本門電路及其組合邏輯代數(shù)CMOS門電路TTL門電路組合邏輯電路的分析與綜合加法器編碼器譯碼器和數(shù)字顯示數(shù)據(jù)分配器和數(shù)據(jù)選擇器應(yīng)用舉例下一頁總目
2025-07-20 09:07
【總結(jié)】第一章物流功能及其合理化第一節(jié)運(yùn)輸及其合理化一、運(yùn)輸?shù)母拍罴爸匾?廣義的運(yùn)輸是指人和物通過運(yùn)力在空間的移動,其具體活動是人和物的載運(yùn)及輸送。物流領(lǐng)域的運(yùn)輸專指物的載運(yùn)及輸送,是指利用設(shè)備和工具,將物品從一地點(diǎn)向另一地點(diǎn)運(yùn)送的物流活動。其包括集貨、分配、搬運(yùn)、中轉(zhuǎn)、卸下
2025-05-10 04:50
【總結(jié)】卡諾圖化簡卡諾圖化簡的核心是找到并且合并相鄰最小項(xiàng)。相鄰三種情況:相接,相對,相重。5變量卡諾圖才會出現(xiàn)相重的情況。合并過程中先找大圈合并,圈越大消去的變量越多;使每一最小項(xiàng)至少被合并包含過一次;每個(gè)合并的圈中,至少要有一個(gè)“1”沒有被圈過,否則這個(gè)圈就是冗余的。4個(gè)變量卡諾圖的最小項(xiàng)BADC001
2025-07-25 08:49
【總結(jié)】數(shù)字電路邏輯設(shè)計(jì)天馬行空官方博客:;QQ:1318241189;QQ群:175569632第二章邏輯函數(shù)及其簡化?邏輯代數(shù)=布爾代數(shù)=開關(guān)代數(shù)解決邏輯問題的理論方法,與布爾、香農(nóng)有關(guān)?主要內(nèi)容
2025-01-20 06:27