【正文】
V供電 8腳 PDIP、 20腳 PLCC、 32腳 TQFP X康芯科技 CPLD和 FPGA的編程與配置 表 33 圖 346接口各引腳信號名稱 引腳 1 2 3 4 5 6 7 8 9 10 PS 模式 DCK G N D C O N F _ D O N E V C C n C O N F I G n S T A T U S D A T A 0 G N D J A T G 模式 T C K G N D T D O V C C T M S T D I G N D 圖 346 10芯下載口 X康芯科技 CPLD的 ISP方式編程 CPLD和 FPGA的編程與配置 圖 347 CPLD編程下載連接圖 X康芯科技 CPLD的 ISP方式編程 CPLD和 FPGA的編程與配置 圖 348 多 CPLD芯片 ISP編程連接方式 X康芯科技 使用 PC并行口配置 FPGA CPLD和 FPGA的編程與配置 圖 349 PS模式, FLEX10K配置時序 X康芯科技 使用 PC并行口配置 FPGA 圖 350 多 FPGA芯片配置電路 X康芯科技 使用 PC并行口配置 FPGA CPLD和 FPGA的編程與配置 圖 351 FPGA使用 EPC配置器件的配置時序 X康芯科技 使用 PC并行口配置 FPGA CPLD和 FPGA的編程與配置 圖 352 FPGA的配置電路原理圖(注,此圖來自 Altera資料,中間一上拉線應(yīng)串 1K電阻) X康芯科技 用專用配置器件配置 FPGA 圖 353 EPC2配置 FPGA的電路原理圖 X康芯科技 使用單片機配置 FPGA CPLD和 FPGA的編程與配置 圖 354 MCU用 PPS模式配置 FPGA電路 X康芯科技 使用單片機配置 FPGA CPLD和 FPGA的編程與配置 圖 355 單片機使用 PPS模式配置時序 X康芯科技 使用單片機配置 FPGA CPLD和 FPGA的編程與配置 圖 356 用 89C52進行配置 X康芯科技 使用 CPLD配置 FPGA CPLD和 FPGA的編程與配置 缺點 速度慢,不適用于大規(guī)模和高可靠的 FPGA配置; 容量小,單片機引腳少,不適合接大的 ROM以存儲較大的配置文件; 體積大,成本和功耗都不利于相關(guān)的設(shè)計。 X康芯科技 習(xí) 題 習(xí)題 31 OLMC有何功能 ? 說明 GAL是怎樣實現(xiàn)可編程組合電路與時序電路的 。 習(xí)題 32 什么是基于乘積項的可編程邏輯結(jié)構(gòu) ? 習(xí)題 33 什么是基于查找表的可編程邏輯結(jié)構(gòu) ? 習(xí)題 34 FLEX10K系列器件中的 EAB有何作用 ? 習(xí)題 35 與傳統(tǒng)的測試技術(shù)相比 , 邊界掃描技術(shù)有何優(yōu)點 ? 習(xí)題 36 介紹編程與配置這兩個概念 。 習(xí)題 37 請參閱相關(guān)資料,并回答問題:如本章給出的歸類方式,將基于乘積項的可編程邏輯結(jié)構(gòu)的 PLD器件歸類為 CPLD; 將基于查找表的可編程邏輯結(jié)構(gòu)的 PLD器件歸類為 FPGA, 那么, APEX系列屬于什么類型 PLD器件? MAX II系列又屬于什么類型的 PLD器件? X康芯科技 實 驗 與 設(shè) 計 單片機或 CPLD及 EPROM配置 FPGA電路設(shè)計 根據(jù)圖 349和圖 356設(shè)計一個可對 EPF10K20配置的電路 ,其中的配置文件存儲器可以用 EPROM(如 27C512)擔(dān)任 , 配置控制器用 EPM7128S或 89C51來擔(dān)任 , 要求 EPROM能放置 4個配置文件 , 由 CPLD或單片機通過控制 EPROM地址線的方式 , 根據(jù)接受命令的方式對 FPGA配置不同的配置文件 。 注:本實驗可作為一個畢業(yè)設(shè)計項目 。