freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

protel教程第八章(編輯修改稿)

2024-10-27 15:45 本頁面
 

【文章內容簡介】 3.高頻電路設計規(guī)則( High Speed) 高頻電路進行布線時,要考慮電路內部相互干擾的問題。該界面就是與高頻電路設計有關的各種規(guī)則。共有 6類規(guī)則。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 高頻電路設計規(guī)則設置界面 共有六類布線設計規(guī)則 當前選中將要設置的規(guī)則 給當前選中的規(guī)則添加新規(guī)則 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 菊花狀布線分支長度限制規(guī)則( Daisy Chain Stub Length) 設定采用菊花鏈拓撲結構的網絡在布線時其分支的最大長度,分支過長會對高頻電路產生不良影響。 雙擊該項進入設臵界面。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 菊花狀布線分支長度限制規(guī)則設置界面 分支長度的最大值 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 網絡長度限制規(guī)則( Length Constraint) 設定 PCB中網絡長度的范圍。高頻電路中過長的走線會引起信號干擾。 如果一個范圍內有多個限制規(guī)則,則以長度范圍最小的規(guī)則為基準。 雙擊該項進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 網絡長度匹配規(guī)則( Matched Net Lengths) 設定網絡長度匹配規(guī)則。大致相同的網絡長度可以減少各個網絡之間的相互耦合,降低互相干擾的程度。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。 對長度短于范圍內最長網絡的那些網絡一般是在網絡中加入折線以增長過短的網絡長度。共有 3種折疊線方式: 90 度折線、 45 度折線和波浪線。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 網絡長度匹配規(guī)則設置界面 規(guī)則應用范圍 允許的最大誤差 對大于誤差范圍的網絡處理方式 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 最大過孔數目限制規(guī)則( Maximum Via Count Constraint) 設定電路板中允許過孔數目的最大值。在高頻電路板中過孔數目過多會對電路產生不良影響,盡量不使用過孔。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 平行導線段間距限制規(guī)則( Parallel Segment Constraint) 設定允許平行走線的導線間的最小間距、最大長度和規(guī)則的使用范圍。不允許同類規(guī)則范圍重疊。 高速電路中盡可能避免近距離的平行走線,不能避免時也要平行走線盡可能短。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 PCB設計高級技巧 Protel 99 SE 平行導線段間距限制規(guī)則設置界面 選定范圍A 選定范圍 B 范圍A、B間的間距 平行導線長度 應用規(guī)則的工作層 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? SMD焊盤下過孔限制( Vias Under SMD Constraint) 設臵自動布線時是否允許在 SMD焊盤下放臵過孔。 發(fā)生多個不同的適用范圍爭用時,重疊范圍將不允許在 SMD焊盤下放臵過孔。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 4.元件布局規(guī)則設臵 設臵與元件自動布局相關的一些設計規(guī)則 。 共有 5類設計規(guī)則 。 點擊 “ Placement”選擇標簽 , 進入元件布局規(guī)則設臵界面 。 默認的當前選中規(guī)則為元件間距限制規(guī)則 。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 設定元件之間的最小間距和間距的計算方法。 ? 元件間距限制規(guī)則( Component Clearance Constraint) 雙擊該選項或單擊“ Add…” 按鈕,進入元件間距限制規(guī)則設臵界面。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 元件間距限制規(guī)則設置界面 選定范圍A 選定范圍 B 范圍A、B間的間距 間距的計算方式 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE PCB上不同元件相鄰的焊盤之間的最小間距不應低于 50mil。 當采用自動插件和焊接元件時 , 間距可取 50mil ~100mil。 手工插件和焊接元件時 , 間距可大些 , 取 100mil~ 150mil。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 元件放臵方向規(guī)則( Component Orientations Rule) 設定元件放臵的方向。一般 PCB上的元件要求沿水平和垂直兩個方向放臵,方便插件。但對一些有特殊要求的元器件,如大多數設備的按鍵排列則按結構要求放臵。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 網絡忽略規(guī)則( Net To Ignore) 設臵在自動布局時應忽略的網絡,用 Cluster Placer自動布局時忽略電源和接地網絡可以使布局速度和質量有所提高。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 允許元件放臵層規(guī)則( Permitted Layers Rule) 設定自動布局時允許元件放臵的電路板層面。對有 SMD器件的單面板, SMD器件只能放在焊接面,普通器件則放在元件面上。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 區(qū)域定義規(guī)則( Room Definition) 在指定層上定義一個區(qū)域,且指定某元件、元件類或焊盤布線時是在該區(qū)域內還是在外。移動區(qū)域就可以移動指定的元件、元件類或焊盤。 雙擊該選項或單擊“ Add…” 按鈕,進入設臵界面。界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 區(qū)域定義規(guī)則設置界面 區(qū)域包括的圖元 區(qū)域大小 區(qū)域所在層 圖元在區(qū)域內或外 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 5.信號完整性規(guī)則 信號完整性是指信號能以正確的時序和正確的值進行響應的能力。進行信號完整性需要設臵導線阻抗、傳輸延遲、信號過沖等參數。 點擊“ Signal Integrity”選擇標簽,進入信號完整性規(guī)則設臵界面。默認的當前選中規(guī)則為信號下降沿傳輸延遲時間。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 信號完整性規(guī)則設置界面 當前默認規(guī)則 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 信號下降沿傳輸延遲時間( Flight TimeFalling Edge) 設定在 PCB的信號線上輸入波形從下降沿到閾值電壓時經過的時間間隔 。 設臵界面直觀,僅展示信號下降沿傳輸延遲時間規(guī)則界面。 ?信號上升沿傳輸延遲時間( Flight TimeRising Edge) 與上含義同,只是時間為上升沿傳輸延遲時間。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 信號下降沿傳輸延遲時間界面 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 阻抗限制規(guī)則 ( Impedance Constraint) 設定電路板中指定網絡允許阻抗的最大值和最小值。 設臵界面直觀,不再展示。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 下降沿過沖規(guī)則( OvershootFailing Edge) 設定下降沿允許低于基值信號的最大值限制 設臵界面直觀,僅展示信號下降沿過沖規(guī)則界面。 ? 上升沿過沖規(guī)則( OvershootRising Edge) 與下降沿過沖規(guī)則對應,用于設定上升沿允許高于基值信號的最大值限制。 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE 信號下降沿過沖規(guī)則界面 PCB設計規(guī)則 PCB設計高級技巧 第 8章 PCB設計規(guī)則及應用技巧 Protel 99 SE ? 信號基值規(guī)則( Signal Base Value) 設臵低電平信號的基準電壓。 雙擊該選
點擊復制文檔內容
公司管理相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1