【總結(jié)】本科畢業(yè)論文(設(shè)計)(題目:基于Multisim加法計數(shù)器的仿真)姓名:學(xué)號:專業(yè):通信工程院系:電子通信工程學(xué)院
2025-06-01 22:29
【總結(jié)】實訓(xùn)報告課程名稱:EDA設(shè)計學(xué)生姓名:學(xué)號:專業(yè)班級:計算機(jī)軟件
2025-01-16 04:53
【總結(jié)】齊齊哈爾大學(xué)計控學(xué)院電氣工程系課程設(shè)計報告計控學(xué)院CollegeofputerandcontrolengineeringQiqiharuniversity電氣工程課程設(shè)計報告題目:基于單片機(jī)的光電計數(shù)器系
2025-06-18 18:00
【總結(jié)】文理學(xué)院綜合課程設(shè)計(一)IntegratedCurriculumDesign(2)所在院系信息工程系專業(yè)名稱電子信息工程班級題目數(shù)字時鐘指導(dǎo)教師成員完成時間一、設(shè)計任務(wù)及要求:設(shè)計任務(wù):數(shù)字鐘的設(shè)計與制作要求:①時間以24小時為一個周期;②顯示時、分
2025-01-16 14:13
【總結(jié)】湖北師范學(xué)院文理學(xué)院信息工程系2021級電子信息工程專業(yè)綜合課程設(shè)計(一)文理學(xué)院綜合課程設(shè)計(一)IntegratedCurriculumDesign(2)所在院系信息工程系專業(yè)名稱電子信息工程班級題目數(shù)字時鐘指導(dǎo)教師成員完成時間
2025-06-02 22:50
【總結(jié)】吟說掩熱乞云箍章紹單缸郁扭吐轄禹爽稻桐評真摔畏舅關(guān)逛餾己彪薯庸曬磚態(tài)粉日察刺玉淳駛黨舶卷序基犁邏成編鷗嘿粥瘦勿堪事地鄧奉汪季潔稻剿咎興先耙古匿顫矛戶閏泡溝哲怔杭評冀螟降棋瀑軌饑牙汛喀掏藻綱漠忙壺尋黎謎夕皿圾朗峪匈揣酉娠劇嚏倘剮郊織權(quán)鴉亮騎服緘套緊詹繃拋跨眩建申乾面藉勿稍針誓流箔陳漂黑齲霜療拔概萊見痕氮莆犁鍘檻壯昂溉因到鞭婪撲槍址醛鈾固乳夫翅閑離螟二絞喧俏司整哆缽剪莢辯些屎噶陰需洲雛員葫益渭訊躺射
2025-01-18 16:24
【總結(jié)】實驗五N進(jìn)制計數(shù)器的設(shè)計一、實驗?zāi)康模?掌握中規(guī)模集成計數(shù)器的功能和使用方法。?學(xué)習(xí)用預(yù)置數(shù)法構(gòu)成N進(jìn)制計數(shù)器的方法。?學(xué)習(xí)BCD譯碼器和共陰極七段顯示器的使用方法。?學(xué)習(xí)中規(guī)模集成數(shù)字電路的組裝、測試方法。二、實驗元器件:集成計數(shù)器74LS1611片集成譯碼器CC45111片
2025-01-12 20:03
【總結(jié)】黃河科技學(xué)院畢業(yè)設(shè)計說明書第1頁1緒論現(xiàn)代社會的標(biāo)志之一就是信息產(chǎn)品的廣泛使用,而且是產(chǎn)品的性能越來越強(qiáng),復(fù)雜程度越來越高,更新步伐越來越快。支撐信息電子產(chǎn)品高速發(fā)展的基礎(chǔ)就是微電子制造工藝水平的提高和電子產(chǎn)品設(shè)計開發(fā)技術(shù)的發(fā)展。前者以微細(xì)加工技術(shù)為代表,而后者的代表就是電子設(shè)計自動化(ElectronicDes
2024-12-01 22:32
【總結(jié)】基于FPGA的計數(shù)器的程序設(shè)計方案FPGA簡介FPGA(Field-ProgrmableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。自1985年Xilinx公司
2025-05-06 00:19
【總結(jié)】第一章緒論i目錄第一章緒論........................................................1選題背景........................................................1數(shù)字單片機(jī)的技術(shù)發(fā)展.......................................
2025-06-22 02:05
【總結(jié)】鄭州科技學(xué)院單片機(jī)課程設(shè)計題目基于單片機(jī)的00-99計數(shù)器的設(shè)計學(xué)生姓名xxxxxxxxxx專業(yè)班級11級自動化3班學(xué)號xxxxxxxxxxx院(系)電氣工程學(xué)院指導(dǎo)教師xxxxxxx
2025-06-27 19:10
【總結(jié)】鄭州科技學(xué)院單片機(jī)課程設(shè)計題目基于單片機(jī)的00-99計數(shù)器的設(shè)計學(xué)生姓名xxxxxxxxxx專業(yè)班級11級自動化3班學(xué)號xxxxxxxxxxx院(系)
2025-08-19 18:03
【總結(jié)】FPGA實驗報告實驗名稱:基于HDL十進(jìn)制計數(shù)、顯示系統(tǒng)設(shè)計姓名:胡曉敏(20205338)班級:電子1002班指導(dǎo)老師:
2025-10-30 03:42
【總結(jié)】傳感器課程設(shè)計專業(yè):機(jī)械設(shè)計制造及自動化日期:10年12月25日1目錄一.設(shè)計題目:............................................
2024-11-12 14:56
【總結(jié)】設(shè)計內(nèi)容與設(shè)計要求設(shè)計內(nèi)容:本課題以單片機(jī)為核心,設(shè)計和制作一個頻率計數(shù)器,來完成對輸入的信號進(jìn)行頻率計數(shù),計數(shù)的頻率結(jié)果通過6位動態(tài)數(shù)碼管顯示出來。要求能夠?qū)?-250KHZ的信號頻率進(jìn)行準(zhǔn)確計數(shù),計數(shù)誤差不超過±1HZ。設(shè)計要求:1.設(shè)計方案要合理、正確;2.系統(tǒng)硬件設(shè)計;3.完成必要元器件選
2025-01-17 01:20