【摘要】EDA技術(shù)技術(shù)主講:牛軍浩主講:牛軍浩第二章FPGA/CPLD結(jié)構(gòu)與應(yīng)用PLD的分類簡單PLD原理CPLD結(jié)構(gòu)與工作原理FPGA結(jié)構(gòu)與工作原理硬件測試PLD產(chǎn)品編程與配置教學目的掌握CPLD/FPGA的結(jié)構(gòu)及工作原理掌握CPLD/FPGA的配置和編程方法1.基本PLD器件的原理結(jié)構(gòu)輸入緩沖
2024-12-31 06:59
【摘要】EDA實驗指導書1淮陰工學院EDA技術(shù)與應(yīng)用實驗與課程設(shè)計指導書編者:馬岱計算機工程學院2020年1月12日EDA實驗指導書
2024-11-05 09:38
【摘要】HYIT第二講第二講可編程邏輯器件可編程邏輯器件??PLD1HYIT內(nèi)容提要內(nèi)容提要出現(xiàn)背景出現(xiàn)背景各可編程器件簡介各可編程器件簡介基本結(jié)構(gòu)和原理基本結(jié)構(gòu)和原理2HYIT數(shù)字電路課程的回顧布爾函數(shù)--數(shù)字系統(tǒng)數(shù)學基礎(chǔ)(卡諾圖)數(shù)字電路設(shè)計的基本方法:組合電路設(shè)計問題?邏輯關(guān)系?真值表?化簡
2024-12-31 06:56
【摘要】EDA技術(shù)實驗講義EDA技術(shù)實驗講義1059EDA技術(shù)實驗講義(含GW48系列實驗開發(fā)系統(tǒng)詳細使用說明)杭州康芯電子有限公司.kx-目錄第一章GW48EDA系統(tǒng)使用說明第閻漂勾栽梆蔣芥攏曬侵巢答凍宗傲憲蔥友札廊侯滋拘裕測凳絲邏齡哎垢培層憋樣崔馴還奮棉機墻噶偵倍泊茁發(fā)壕壘漏番峭刃按馬噶魏史落味餡郁侍(含GW48系列實
2024-10-28 08:37
【摘要】1EDA技術(shù)實驗講義第三版杭州康芯電子有限公司EDA實驗講義康芯科技2配套資料使用說明一、設(shè)備
2024-11-08 07:55
【摘要】第1章Delphi6快速入門?Delphi6概述?Delphi6的安裝?Delphi6的界面描述本章要點?概括介紹Delphi6的特點、發(fā)展歷程和易學易用性。?通過圖示詳細描述Delphi6安裝及卸載過程。?具體介紹Delphi6的集成開發(fā)環(huán)境,包括主窗體、菜
2025-01-19 08:04
【摘要】《EDA技術(shù)及應(yīng)用》課程設(shè)計指導書電子信息教研室前言《EDA技術(shù)及應(yīng)用》是電子信息工程專業(yè)的必修課之一,它的理論性和實踐性很強,只有通過實踐才能較深入地理解和掌握本課程的基本內(nèi)容?!禘DA技術(shù)及應(yīng)用》
【摘要】......桂林電子科技大學信息科技學院《EDA技術(shù)及應(yīng)用》實訓報告學號1252100301姓名指導教師:覃琴2014年4月29
2025-05-23 18:05
【摘要】EDA技術(shù)及應(yīng)用教程講義王建波2021年9月EDA講義王建波第一章EDA發(fā)展綜述?1、1CAD與EDA?計算機輔助設(shè)計技術(shù)(ComputerAidedDesign)?電子設(shè)計自動化(ElectronicDesignAutomation)可以
2024-10-18 22:18
【摘要】第2章Inter的接入方式添加網(wǎng)絡(luò)客戶和TCP/IP協(xié)議通過電話線連接到Inter通過局域網(wǎng)連接Inter習題添加網(wǎng)絡(luò)客戶和TCP/IP協(xié)議目前Inter的接入方式主要有兩種:通過局域網(wǎng)連接和通過電話線及調(diào)制解調(diào)器撥號連接。添加網(wǎng)絡(luò)客戶?雙擊Windows98桌面上的“我
2025-08-04 09:40
【摘要】遼寧科技學院教案課程名稱:EDA技術(shù)及應(yīng)用任課教師:周振超開課系部:電信學院開課教研室:自動化教研室開課學期:2020~2020學年度第二學期
2024-11-05 09:25
【摘要】電子設(shè)計自動化技術(shù)(EDA)第三章MAX+PlusII軟件使用介紹第三章MAX+PlusII軟件使用介紹?原理圖輸入設(shè)計方法?VHDL語言輸入設(shè)計方法1位全加器設(shè)計向?qū)Щ驹O(shè)計步驟步驟1:為本項工程設(shè)計建立文件夾注意:文件夾名不能用中文,且不可帶空格。為設(shè)計全加器新
2024-10-17 13:53
【摘要】EDA課程設(shè)計實驗報告裝訂線EDA課程設(shè)計實驗報告學院信息工程學院專業(yè)通信工程學號姓名任課教師2013年10月30日
2025-01-18 21:03
【摘要】正文一、設(shè)計思路II平臺,利用DDS(直接數(shù)字信號合成)技術(shù),采用VHDL語言,設(shè)計一波形信號發(fā)生器。首先根據(jù)對各波形的幅度進行采樣,獲得各波形的波形數(shù)據(jù)表,然后FPGA根據(jù)輸入的時鐘(頻率可根據(jù)要求可變)作為地址信號,從FPGA數(shù)據(jù)線上輸出相應(yīng)的波形數(shù)據(jù),再送入實驗板上的D/A轉(zhuǎn)換芯片進行轉(zhuǎn)換為模擬信號,最后送入濾波電路濾波后輸出。:由斜降鋸齒波模塊(dj)、斜升鋸齒波模塊(
2025-03-23 00:27