【正文】
. . . .. . Shaanxi University of Technology通信工程專業(yè)課程設計Ⅱ題 目 數(shù) 字 頻 率 計 的 設 計 學生姓名 任 莼 學號 07130240 所在院(系) 陜 西 理 工 學 院 電 信 工 程 系 專業(yè)班級 通 信 工 程 專 業(yè) 0 7 1 班 指導教師 魏 瑞老師 完成地點 陜 西 理 工 學 院 電 信 工 程 系 實 驗 室2010年 3 月 19 日通信工程專業(yè)課程設計Ⅱ任務書院(系) 電 信 工 程 系 專業(yè)班級 通 信 工 程 專 業(yè) 071班 學生姓名 任莼 一、課程設計Ⅱ題目 8 位 數(shù) 字 頻 率 計 的 設 計二、課程設計Ⅱ工作自 2010 年 3 月 1 日 起至 2010 年 3 月 19 日止三、課程設計Ⅱ進行地點: 電 信 工 程 系 實 驗 室 四、課程設計Ⅱ的內容要求: ⑴ 采用EDA技術設計一個8位十進制數(shù)字頻率計數(shù)器,可以測量1—99999999Hz的信號頻率,并將被測信號的頻率在8個數(shù)碼管上顯示出來。可采用VHDL或原理圖輸入法,也可采用單片機等技術,、流程圖、并下載在EDA開發(fā)板上,測試驗證無誤。 ⑵該數(shù)字頻率計數(shù)器由一個測頻控制信號發(fā)生器TF_CTROL、一個有時鐘使能的十進制計數(shù)器COUNTER_8BCD、一個32位鎖存器FLIP_LATCH、八個7段BCD碼譯碼器組成。TF_CTROL產生一個1秒脈寬周期的計數(shù)使能信號CNT_EN,對頻率計的計數(shù)ENB使能端進行同步控制。當CNT_EN高電平時,允許計數(shù);低電平時,停止計數(shù),并保持其所計的數(shù)。在停止計數(shù)期間,在鎖存信號LOCK的上升沿將計數(shù)器在前1秒鐘的計數(shù)值裝載到32位鎖存器FLIP_LATCH中,由外部的7段譯碼器譯出并穩(wěn)定顯示。其中信號CLR對計數(shù)器進行清零,為下1秒鐘的計數(shù)做準備。 ⑶ 同一方案,原則上不超過3人,并應分工負責. ⑷ 課程設計報告采用計算機打印(A4紙頁邊距:,左3cm,。正文采用小四宋體),同組人員報告相同率不得超過30%,否則無效;報告以書面和光盤(一個班可刻錄一張光盤)兩種形式上交。 ⑸本題目由通信071班任莼、邱錕執(zhí)行 進度安排: 第13天:熟悉內容、方案論證 第410天:編寫軟件及調試運行 第912天:整體聯(lián)調,課程設計驗收 第1315天:撰寫、修改、提交課程設計報告 指 導 教 師 魏瑞 系(教 研 室) 通 信 工 程 教 研 室 接受任務開始執(zhí)行日期 2010年3月1日 學生簽名 8位數(shù)字頻率計的設計任 莼(陜西理工學院電信工程系通信071班,陜西 漢中 723003)指導教師:魏 瑞 [摘 要] 數(shù)字頻率計是直接用十進制數(shù)字來顯示被測信號頻率的一種測量裝置,是計算機,通訊設備、音頻設音頻視頻等科研生產領域不可缺少的測量儀器。本次課程設計設計以EDA集成開發(fā)工具MAX+PLUSII為系統(tǒng)開發(fā)平臺,用VHDL語言為程序設計語言在器件上實現(xiàn)數(shù)字頻率計測頻系統(tǒng),然后用8位十進制數(shù)碼顯示被測信號的頻率,設計出的頻率計能夠準確的測出輸入信號的頻率,最后通過系統(tǒng)仿真,下載、驗證和調試運行,實現(xiàn)了一個性能良好的8位數(shù)字頻率計初步實現(xiàn)了設計目標,可應用于實際。其基本原理是使用一個頻率穩(wěn)定性高的頻率作為基準,對比測量其他信號的頻率,即計算每秒鐘內待測信號的脈沖個數(shù)。該數(shù)字頻率計可以在不更改硬件電路的基礎上,對系統(tǒng)進行各種改進還可以進一步提高系統(tǒng)的性能,而且整個系統(tǒng)非常精簡,具有高速、精確、可靠、抗干擾性強和現(xiàn)場可編程等優(yōu)點,實用性極高。本文詳細描述了頻率計的設計流程及正確實現(xiàn)。[關 鍵 詞] 頻率計 VHDL語言 可編程[中圖分類號] TN702 [文獻標志碼] AThe design of digital frequency meter Ren Chun(Grade07,Class1,Major of Communication Engineering,Dept. of Shaanxi University of Technology, Hanzhong 723003,China)Tutor: WEI Rui [Abstract] Digital frequency meter is the direct use of decimal figures to show a measured frequency measuring devices, puters, munications equipment, audiobased audio, video and other areas of scientific research and production of measuring instruments are indispensable. . The curriculum design, EDA integrated development tools designed to MAX + PLUSII for the system development platform, using VHDL language programming language in the device for digital frequency meter frequency monitoring system, and then use 8bit decimal digital display the measured frequency of the signal design out of the frequency counter to accurately measure the input signal frequency, the final adoption of system simulation, download, verify and debug operation, achieved a good performance 8bit digital frequency meter preliminary to achieve the design goals, can be applied to the practical. The basic principle is to use a frequency stability of hig