【正文】
.EDA 技術實用教程 — VHDL[M].北京:科學出版社, 20xx. [2]任曉東 ,文博 ,CPLD/FPGA 高級應用指南 [M].北京:電子工業(yè)出版社, . [3]孫明權 ,VHDL 數(shù)字控制系統(tǒng)設計范例 [M].北京:電子工業(yè)出版社, . [4]修訂版 ,侯伯亨,顧新 .VHDL 硬件描述語言與數(shù)字邏輯電路設計 [M].西安:西安電子科技大學出版社, 1997. [5] 顧乃紱、 孫續(xù) .邏輯分析儀原理與應用 [M].人民郵電出版社, . [6] 王彥、陳文光、朱衛(wèi)華 .全國大學生電子設計競賽訓練教程 [M].北京 :北京 電子工業(yè)出版社, . [7] 戴志堅 ,師奕兵 ,王志堅 .邏輯分析儀高速數(shù)據(jù)采集及數(shù)據(jù)窗口定位 [J].電子測量 ,1995,30( 18) :2529. [8] 陳尚松 ,雷加 ,郭慶 .電子測量與儀器 [M].電子工業(yè)出版社 ,. [9] 劉國林、殷貫西 .電子測量 [M].機械工業(yè)出版社, . [10] Van HW Broeck,Skudelny HC,Stanke and realization of a pulse width modulator based on voltage space vectors[J].IEEE Transom Industry Applications, 1988,24 (1):142150. [11] Cirstea control system design and analysis using VHDL[C] .Power Electronics Specialists Conference, IEEE 32nd Annual,20xx: 81 84. [12] Se Jin Kim. ASIC design for DTC based speed control of induction motor [C].Proceeding IEEE International Symposium on Industrial Electronics,20xx:956 961. [13] VHDL success story: electric drive system using neural controller[C].VHDL International Users Forum Fall Workshop, Proceedings 20xx: 118 122.蘇州大學本科生畢業(yè)設計(論文) 24 致 謝 經(jīng)過這幾個月的忙碌和工作,本次的畢業(yè)設計已經(jīng)接近尾聲,作為一個本科生的畢業(yè)設計,由于我經(jīng)驗的匱乏,設計中難免有許多考慮不周全的地方,如果沒有導師黃旭老師的督促指導,要想完成這個設計是難以想象的。除了黃旭老師的專業(yè)水平外,她的治學嚴謹和科學研究 的精神也是我永遠學習的榜樣,并將積極地影響我今后的學習和工作生活。 最后感謝蘇州大學電子信息學院在這大學四年來對我的大力栽培。 USE 。 ENTITY REGISTERN IS PORT(D : IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 Q : BUFFER STD_LOGIC_VECTOR(7 DOWNTO 0) )。 ARCHITECTURE A OF REGISTERN IS BEGIN PROCESS(CLK,SET,RESET) BEGIN IF(SET=39。 AND RESET=39。) THEN Q=(OTHERS=39。)。139。039。039。 ELSIF(CLK39。139。139。 ELSE Q=Q。 END IF。 END A。 USE 。 OUTPUT: OUT STD_LOGIC)。 ARCHITECTURE A OF FREQ_DIV IS SIGNAL COUNT_SIGNAL: INTEGER RANGE 0 TO 9。 BEGIN PROCESS(CLK) BEGIN IF(CLK39。139。 MIDL=NOT MIDL。 END IF。 END IF。 END A。 USE 。 D : IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 蘇州大學本科生畢業(yè)設計(論文) 27 END SHIFTX。 BEGIN Q=TMP。EVENT AND CLK=39。) THEN IF(LOAD=39。) THEN TMP=D。 FOR I IN 1 TO 7 LOOP TMP(I)=TMP(I1)。 END IF。 END PROCESS。 數(shù)字信號發(fā)生器頂層設計源程序: LIBRARY IEEE。 PACKAGE SHUZI IS COMPONENT REGISTERN PORT( D: IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 Q: BUFFER STD_LOGIC_VECTOR(7 DOWNTO 0))。 COMPONENT FREQ_DIV PORT(CLK:IN STD_LOGIC。 END COMPONENT。 D :IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 END COMPONENT。 LIBRARY IEEE。 USE 。 DU :IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 END SHU。 SIGNAL REGOUT:STD_LOGIC_VECTOR(7 DOWNTO 0)。 FREQ_1:FREQ_DIV PORT MAP(CLK=CLK1,OUTPUT=CLK2)。 END A。 USE 。 INPUTM,INPUTN: IN STD_LOGIC_VECTOR(7 DOWNTO 0)。039。 END HCT688。 BEGIN PROCESS(CLK) BEGIN IF(CLK39。139。139。 END IF。 END VER1。 USE 。 DATA :IN STD_LOGIC_VECTOR(7 DOWNTO 0)。 END REGN。139。 IF(CLK39。139。 END IF。 END PROCESS。 640 分頻器 FREQ 源程序 : LIBRARY IEEE。 ENTITY FREQ IS PORT(CLK,ABLE:IN STD_LOGIC。 END FREQ。 SIGNAL MIDL : STD_LOGIC:=39。 BEGIN PROCESS(CLK) BEGIN IF(ABLE=39。) THEN OUTPUT=MIDL。EVENT AND CLK=39。) THEN IF(COUNT_SIGNAL=320) THEN COUNT_SIGNAL=0。 ELSE 蘇州大學本科生畢業(yè)設計(論文) 31 COUNT_SIGNAL=COUNT_SIGNAL+1。 OUTPUT=MIDL。 END IF。 END A。 USE 。 USE 。 DEPTH: INTEGER :=32)。 ADDR: IN STD_LOGIC_VECTOR(4 DOWNTO 0)。 OE : IN STD_LOGIC。 DATA_O: OUT STD_LOGIC_VECTOR(7 DOWNTO 0) )。 ARCHITECTURE BEHAVIORAL OF RAM5 IS TYPE RAM5 IS ARRAY(31 DOWNTO 0) OF STD_LOGIC_VECTOR(7 DOWNTO 0)。 SIGNAL B:STD_LOGIC:=39。 SIGNAL C:STD_LOGIC:=39。 SIGNAL S:STD_LOGIC:=CS。 BEGIN IF(CLK39。139。139。139。 IF(S=39。 AND C=39。) THEN IF(OE=39。) THEN DATA_O=RAM1(CONV_INTEGER(ADDR))。 END IF。 IF(TEM=63) THEN TEM:=000000。139。 ELSE DATA_O=00000000。 END IF。 END BEHAVIORAL。盡我所知,除文中特別加以標注和致謝的地方外,不包含其他人或組織已經(jīng)發(fā)表或公布過的研究成果,也不包含我為獲得 及其它教育機構的學位或學歷而使用過的材料。 作 者 簽 名: 日 期: 指導教師簽名: 日 期: 使用授權說明 本人完全了解 大學關于收集、保存、使用畢業(yè)設計(論文)的規(guī)定,即:按照學校要求提交畢業(yè)設計(論文)的印刷本和電子版本;學校有權保存畢業(yè)設計(論文)的印刷本和電子版,并提供目錄檢索與閱覽服務;學校可以采用影印、縮印、數(shù)字化或其它復制手段保存論文;在不以贏利為目的前提下,學??梢怨颊撐牡牟糠只蛉績热?。除了文中特別加以標注引用的內容外,本論文不包含任何其他個人或集體已經(jīng)發(fā)表或撰寫的成果作品。本人完全意識到本聲明的法律后果由本人承擔。本人授權 大學可以將本學位論文的全部或部分內容編入有關數(shù)據(jù)庫進行檢索,可以采用影印、縮印或掃描等復制手段保存和匯編本學位論文。 作者簽名: 日期: 年 月 日 導師簽名: 日期: 年 月 日 蘇州大學本科生畢業(yè)設計(論文) 35 注 意 事 項 (論文)的內容包括: 1)封面(按教務處制定的標準封面格式制作) 2)原創(chuàng)性聲明 3)中文摘要( 300 字左右)、關鍵詞 4)外文摘要、關鍵詞 5)目次頁(附件不統(tǒng)一編入) 6)論文主體部分:引言(或緒論)、正文、結論 7)參考文獻 8)致謝 9)附錄(對論文支持必要時) :理工類設計(論文)正文字數(shù)不少于 1 萬字(不包括圖紙、程序清單等),文科類論文正文字數(shù)不少于 萬字。 、圖表要求: 1)文字通順,語言流暢,書寫字跡工整,打印字體及大小符 合要求,無錯別字,不準請他人代寫 2)工程設計類題目的圖紙,要求部分用尺規(guī)繪制,部分用計算機繪制,所有圖紙應符合國家技術標準規(guī)范