freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

編碼器和譯碼器的設(shè)計(doc畢業(yè)設(shè)計論文)-在線瀏覽

2025-08-07 13:11本頁面
  

【正文】 怎么樣,對應(yīng)的這種狀態(tài)一樣,如若i7輸入為0(即為低電平)則看優(yōu)先級僅次于i7的i6狀態(tài)決定,依次類推。例如:i7為1對應(yīng)輸出的二進(jìn)制編碼111。對于三八譯碼器來說,3位二進(jìn)制共有8種狀態(tài),所以對應(yīng)的輸出有8種狀態(tài)。對于二四譯碼器來說,2位二進(jìn)制共有4種狀態(tài),所以對應(yīng)的輸出有4種狀態(tài)。課程設(shè)計各個部分由VHDL實現(xiàn)后,利用EDA工具對各部分進(jìn)行了時序仿真(Timing Simulation),其目的是通過時序可以更清楚的了解程序的工作過程。I[7..0] A[2..0] GSPRIORITY1 八三優(yōu)先編碼器的工作框圖八三優(yōu)先編碼器由VHDL程序來實現(xiàn),下面是其中一段VHDL關(guān)鍵代碼: process(i) begin gs=39。 a=100。139。 elsif i(6)=39。then a=110。139。 elsif i(4)=39。then a=100。139。 elsif i(2)=39。then a=010。139。 elsif i(0)=39。then a=000。039。 end process。DATAIN[2..0] DATAOUT[7..0]CS1YIMA_138. 三八譯碼器工作框圖三八譯碼器由VHDL程序來實現(xiàn),下面是其中一段VHDL關(guān)鍵代碼process(datain)begin case datain is when 111=dataout=10000000。 when 101=dataout=00100000。 when 011=dataout=00001000。 when 001=dataout=00000010。 when others=dataout=11111111。end process。1I[1..0] O[3..0]D24_SEQ 二四譯碼器工作原理圖二四譯碼器由VHDL程序來實現(xiàn),下面是其中一段VHDL關(guān)鍵代碼 process(i) begin case i is when 00=o=0001。 when 10=o=0100。 when others =o=XXXX。end process。 八三優(yōu)先編碼器功能時序仿真圖對其仿真圖進(jìn)行仿真分析:gs為編碼輸出標(biāo)志,i為輸入信號組,它由i7i0八個輸入信號組成。gs為1時候表示輸出。gsi0i1i2i3i4i5i6i7EPF8282P72P01P02P03P04P06P07P08P09EPF10K10P73P03P05P06P07P08P09P10P11a0a1a2EPF8282P55P56P57EPF10K10P53P54P58三八譯碼器由VHDL程序?qū)崿F(xiàn)后,: 對其仿真圖進(jìn)行仿真分析:cs譯碼輸出標(biāo)志,datain為輸入信號組,它由datain[2]datain[0]三個二進(jìn)制代碼輸入信號組成。cs為1時候表示輸出。二四譯碼器由VHDL程序?qū)崿F(xiàn)后,:對其仿真圖進(jìn)行仿真分析: i為輸入信號組,它由i[1]i[0]兩個二進(jìn)制代碼輸入信號組成。當(dāng)輸入為:11時,譯碼后為指定的狀態(tài),即輸出1000,緊接著依次類推,當(dāng)輸入為:10時,輸出輸出0100,當(dāng)輸入為01時,輸出0010,當(dāng)輸入為00時,輸出0001。通過本次課程設(shè)計的學(xué)習(xí),我深深的體會到設(shè)計課的重要性和目的性所在。它不僅僅是一個學(xué)習(xí)新知識新方法的好機(jī)會,同時也是對我所學(xué)知識的一次綜合的檢驗和復(fù)習(xí),使我明白了自己的缺陷所在,從而查漏補(bǔ)缺。在設(shè)計中要求我要有耐心和毅力,還要細(xì)心,稍有不慎,一個小小的錯誤就會導(dǎo)致結(jié)果的不正確,而對錯誤的檢查要求我要有足夠的耐心,通過這次設(shè)計和設(shè)計中遇到的問題,也積累了一定的經(jīng)驗,對以后從事集成電路設(shè)計工作會有一定的幫助。用VHDL硬件描述語言的形式來進(jìn)行數(shù)字系統(tǒng)的設(shè)計方便靈活,利用EDA軟件進(jìn)行編譯優(yōu)化仿真極大地減少了電路設(shè)計時間和可能發(fā)生的錯誤,降低了開發(fā)成本,這種設(shè)計方法必將在未來的數(shù)字系統(tǒng)設(shè)計中發(fā)揮越來越重要的作用。她淵博的知識、開闊的視野和敏銳的思維給了我深深的啟迪。最后非常感謝肖曉麗老師對我的指導(dǎo)與大力的幫助。use 。 a:out bit_vector(2 downto 0)。編碼輸出標(biāo)志end priority。139。 if i(7)=39。then a=111。139。 elsif i(5)=39。then a=101。139。 elsif i(3)=39。then a=011。139。 elsif i(1)=39。then a=001。139。 else gs=39。 end if。 end a。b39。use 。use 。
點擊復(fù)制文檔內(nèi)容
醫(yī)療健康相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1