【摘要】大學(xué)畢業(yè)論文基于FPGA的數(shù)字鐘設(shè)計(VHDL語言實(shí)現(xiàn))摘要本設(shè)計為一個多功能的數(shù)字鐘,具有年、月、日、時、分、秒計數(shù)顯示功能,以24小時循環(huán)計數(shù);具有校對功能以及整點(diǎn)報時功能。本設(shè)計采用EDA技術(shù),以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設(shè)
2024-12-15 01:02
【摘要】畢業(yè)設(shè)計(論文)專業(yè)微電子班次1206161姓名Sg指導(dǎo)老師Hm成都工業(yè)學(xué)院二零一
2024-12-14 01:18
【摘要】基于VHDL的數(shù)字電子鐘設(shè)計摘要:在簡要介紹了EDA技術(shù)特點(diǎn)的基礎(chǔ)上,用EDA技術(shù)作為開發(fā)手段,采用了頂層圖形設(shè)計思想,基于硬件描述語言,以可編程器件為核心,實(shí)現(xiàn)計時24小時的電子時鐘的設(shè)計。關(guān)鍵字:EDA電子時鐘CPLDVHDL引言:現(xiàn)代電子技術(shù)的核心是EDA
2024-11-18 03:16
【摘要】集成電路軟件設(shè)計基于VHDL的數(shù)字電子鐘系統(tǒng)設(shè)計學(xué)院信息工程學(xué)院班級電科1112姓名閉應(yīng)明學(xué)號2011850057成績指導(dǎo)老師衛(wèi)雅芬2013年12
2025-07-02 12:14
【摘要】目錄1引言.....................................................1課程設(shè)計的意義.............................................1課程設(shè)計的背景和目的.......................................1課程設(shè)計的內(nèi)容...
2025-05-15 20:46
【摘要】基于VHDL數(shù)字電子鐘的設(shè)計與實(shí)現(xiàn)學(xué)生:范新鈞080307039指導(dǎo)老師:唐飛VHDL與單片機(jī)的關(guān)系摘要:本課程設(shè)計完成了數(shù)字電子鐘的設(shè)計,數(shù)字電子鐘是一種用數(shù)字顯示秒、分、時的計時裝置,由于數(shù)字集成電路技術(shù)的發(fā)展和采用了先進(jìn)的石英技術(shù)
2025-07-02 20:35
【摘要】目錄1引言......................................................1課程設(shè)計的意義.............................................1課程設(shè)計的背景和目的.......................................1課程設(shè)計的內(nèi)容
2024-11-24 17:37
【摘要】長沙理工大學(xué)《計算機(jī)組成原理》課程設(shè)計報告鄒其昌學(xué)院計算機(jī)與通信工程專業(yè)網(wǎng)絡(luò)工程班級網(wǎng)絡(luò)工程08-02學(xué)號202058080220學(xué)生姓名鄒其昌
2024-11-25 21:37
【摘要】用VHDL語言實(shí)現(xiàn)數(shù)字鐘的設(shè)計方案課程設(shè)計目的(1)VHDL程序設(shè)計、輸入——在ise平臺上用VHDL描述系統(tǒng)的功能(2)邏輯綜合——將源程序編譯后,為設(shè)計系統(tǒng)選擇一個電路實(shí)現(xiàn)方案,按照這個方案進(jìn)行邏輯綜合和優(yōu)化,生成1個電路網(wǎng)表文件(3)功能仿真——檢查自己的設(shè)計是否達(dá)到和完成要求的邏輯功能(4)設(shè)計實(shí)現(xiàn)——布局、布線及配置,最后生成可以寫到芯片中的
2025-05-02 07:19
【摘要】UniversityofSouthChina電子技術(shù)課程設(shè)計說明書設(shè)計題目:基于MUTISIM的電子鐘的設(shè)計專業(yè):電氣工程及其自動化年級:08級學(xué)號:
2025-07-03 19:08
【摘要】一、功能要求整體上要考慮:結(jié)構(gòu)簡單大方、布局美觀合理、操作方便易懂、盡量避免各元器件之間的相互影響。1、以AT89C51單片機(jī)進(jìn)行實(shí)現(xiàn)秒分時上的正常顯示和進(jìn)位,其中顯示功能由單片機(jī)控制共陰極數(shù)碼管來實(shí)現(xiàn),數(shù)碼管進(jìn)行動態(tài)顯示。2、具有校時功能,按鍵控制電路其中時鍵、分鍵、秒鍵三個鍵分別控制時分秒時間的調(diào)整。按秒鍵秒加1;按分鍵分加1;按時鍵時加1.二、硬件設(shè)計
2025-07-03 18:05
【摘要】獨(dú)創(chuàng)聲明本人鄭重聲明:所呈交的畢業(yè)論文(設(shè)計),是本人在指導(dǎo)老師的指導(dǎo)下,獨(dú)立進(jìn)行研究工作所取得的成果,成果不存在知識產(chǎn)權(quán)爭議。盡我所知,除文中已經(jīng)注明引用的內(nèi)容外,本論文(設(shè)計)不含任何其他個人或集體已經(jīng)發(fā)表或撰寫過的作品成果。對本文的研究做出重要貢獻(xiàn)的個人和集體均已在文中以明確方式標(biāo)明。此聲明的法律后果由本人承擔(dān)。作者簽名:二〇
2025-07-03 20:33
【摘要】課程設(shè)計報告設(shè)計題目:用VHDL語言實(shí)現(xiàn)數(shù)字鐘的設(shè)計班級:電子1002班學(xué)號:20102625姓名:于曉指導(dǎo)教師:李世平、李寧設(shè)計時間:2012年12月摘要數(shù)字鐘是一種用數(shù)字電路技術(shù)實(shí)現(xiàn)時、分、秒計時的鐘表。本設(shè)計主要是實(shí)現(xiàn)數(shù)字鐘的功能,程序用
2025-01-22 04:58
【摘要】課程設(shè)計報告設(shè)計題目:用VHDL語言實(shí)現(xiàn)數(shù)字鐘的設(shè)計班級:電子1002班學(xué)號:20212625姓名:于曉指導(dǎo)教師:李世平、李寧設(shè)計時間:2021年12月
2025-06-13 10:09
【摘要】基于VHDL數(shù)字電子鐘的設(shè)計與實(shí)現(xiàn)學(xué)生:李麗指導(dǎo)老師:陳沅濤摘要:本課程設(shè)計完成了數(shù)字電子鐘的設(shè)計,數(shù)字電子鐘是一種用數(shù)字顯示秒、分、時的計時裝置,由于數(shù)字集成電路技術(shù)的發(fā)展和采用了先進(jìn)的石英技術(shù),它使數(shù)字鐘具有走時準(zhǔn)確、性能穩(wěn)定、攜帶方便等優(yōu)點(diǎn)。數(shù)字鐘已成為人們?nèi)粘I钪斜夭豢缮俚谋匦杵?,廣泛用于個人家庭以及辦公室等公共場所,給人們的生活帶來極大的方便。在這里我們將已學(xué)過
2025-07-20 14:41