【摘要】EDA課程設(shè)計(jì)實(shí)驗(yàn)報(bào)告裝訂線EDA課程設(shè)計(jì)實(shí)驗(yàn)報(bào)告學(xué)院信息工程學(xué)院專業(yè)通信工程學(xué)號姓名任課教師2013年10月30日
2025-01-21 21:03
2025-04-14 22:18
【摘要】EDA技術(shù)課程設(shè)計(jì)報(bào)告題目智力競賽搶答器學(xué)院電子信息工程學(xué)院專業(yè)電子信息工程(本)學(xué)生姓名學(xué)號年級指導(dǎo)教師職
【摘要】EDA課程設(shè)計(jì)報(bào)告——數(shù)字鐘設(shè)計(jì)班級:學(xué)號:姓名:一、設(shè)計(jì)任務(wù)設(shè)計(jì)一臺能顯示時(shí)、分、秒的數(shù)字鐘。具體要求如下:(1)由實(shí)驗(yàn)箱上的時(shí)鐘信號經(jīng)分頻產(chǎn)生秒脈沖;(2)計(jì)時(shí)計(jì)數(shù)器用24進(jìn)制計(jì)時(shí)電路;(3)可手動校時(shí),能分別
2025-06-01 22:24
【摘要】正文一、設(shè)計(jì)思路II平臺,利用DDS(直接數(shù)字信號合成)技術(shù),采用VHDL語言,設(shè)計(jì)一波形信號發(fā)生器。首先根據(jù)對各波形的幅度進(jìn)行采樣,獲得各波形的波形數(shù)據(jù)表,然后FPGA根據(jù)輸入的時(shí)鐘(頻率可根據(jù)要求可變)作為地址信號,從FPGA數(shù)據(jù)線上輸出相應(yīng)的波形數(shù)據(jù),再送入實(shí)驗(yàn)板上的D/A轉(zhuǎn)換芯片進(jìn)行轉(zhuǎn)換為模擬信號,最后送入濾波電路濾波后輸出。:由斜降鋸齒波模塊(dj)、斜升鋸齒波模塊(
2025-03-26 00:27
【摘要】EDA課程設(shè)計(jì)報(bào)告課程:EDA技術(shù)實(shí)用教程學(xué)院:電子與信息工程學(xué)院目錄實(shí)驗(yàn)一、3-8譯碼器的仿真 5實(shí)驗(yàn)二、2選一多路選擇器 8實(shí)驗(yàn)三、十進(jìn)制計(jì)數(shù)器 10實(shí)驗(yàn)四、四選一多路選擇器 14實(shí)驗(yàn)五、ADC0809采樣狀態(tài)機(jī) 20實(shí)驗(yàn)六、1101001
2025-05-16 18:32
【摘要】EDA技術(shù)課程設(shè)計(jì)報(bào)告專業(yè):測控技術(shù)與儀器學(xué)生姓名:劉鵬飛學(xué)號:2010043123完成年月日 2013年6月23日摘要本次課程設(shè)計(jì)中我們成功設(shè)計(jì)出了具有
2025-01-20 10:37
【摘要】《數(shù)字電子技術(shù)基礎(chǔ)》EDA課程設(shè)計(jì)課件授課教師:朱如琪華中科技大學(xué)文華學(xué)院《課設(shè)》須知一、時(shí)間共計(jì)2周,即17、18周;二、地點(diǎn):實(shí)驗(yàn)中心計(jì)算機(jī)機(jī)房、實(shí)驗(yàn)室、圖書館及教室;三、集體授課,即17周的
2025-01-02 02:32
【摘要】EDA課程設(shè)計(jì)報(bào)告題目:秒表設(shè)計(jì)班級:通信11-3小組成員:易新會、王偉、陳虹余、迪拉熱指導(dǎo)老師:黃志華學(xué)院:信息科學(xué)與工程學(xué)院2014年1月1日內(nèi)容一:設(shè)計(jì)任務(wù)與要求 秒表的邏輯結(jié)
2025-01-16 15:26
【摘要】題目:秒表設(shè)計(jì)班級:通信11-3小組成員:易新會、王偉、陳虹余、迪拉熱指導(dǎo)老師:黃志華學(xué)院:信息科學(xué)與工程學(xué)院2021年1月1日
2025-06-09 10:15
【摘要】《EDA頻率計(jì)》課程設(shè)計(jì)報(bào)告專業(yè):電子信息工程班級:電信0901姓名:***************指導(dǎo)教師:**************
2025-05-17 18:55
【摘要】EDA設(shè)計(jì)(一)實(shí)驗(yàn)報(bào)告EDA設(shè)計(jì)實(shí)驗(yàn)報(bào)告南京理工大學(xué)學(xué)院:電光學(xué)院實(shí)驗(yàn)一單級放大電路的設(shè)計(jì)與仿真一、實(shí)驗(yàn)?zāi)康亩?、?shí)驗(yàn)要求,要求信號源頻率5kHz(峰值10mV),,電壓增益大于50。(調(diào)節(jié)電位計(jì)),觀察電路出現(xiàn)飽和失真和截止失真的輸出信號波形,并測試對應(yīng)的靜態(tài)工作點(diǎn)值。(調(diào)節(jié)電位計(jì)),使電
2025-07-23 14:06
【摘要】EDA設(shè)計(jì)實(shí)驗(yàn)報(bào)告院系:專業(yè):姓名:學(xué)號:完成時(shí)間:目錄實(shí)驗(yàn)一單級放大電路···
2025-05-16 22:06