freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

vhdl上機手冊(基于xilinxisemodelsim-wenkub.com

2024-11-13 15:48 本頁面
   

【正文】 ModelSim) ___________________________________________________ 1 ISE 軟件的運行及 ModelSim 的配置 2 創(chuàng)建一個新工程 3 創(chuàng)建一個 VHDL源文件框架 4 利用計數(shù)器模板向導生成設計 *5 仿真 6 創(chuàng)建 Testbench波形源文件 7 設置輸入仿真波形 *8 調用 ModelSim 進行仿真簡介 9 調用 ModelSim 進行行為仿真( Simul ate Behavior al Model ) 10 轉換后仿真( Simulate PoseTranslate VHDL Model) 11 調用 ModelSim 進行映射后仿真( Simulate PostMap VHDL Model) 12 布局布線后的仿真( Simulat e Post Pl aceamp。仿真波形圖如圖 19 所示。Route VHDL Model) 布局布線后仿真利用了從布局布線中提取出的一些信息,其中包括了目標器件及互連線的時延、電阻、電容等信息。只是在第三步,雙擊 Simulate PostMap VHDL Model就可以了。仿真波形圖如圖 17所示。 10 轉換后仿真 ( Simulate PoseTranslate VHDL Model) 如上所述,轉換后仿真是將設計轉換為 RTL 級描述后進行的仿真。具體步驟如下: Step1. 在如圖 14 所示的 Sources in Project 窗口中,選中 TestWave 文件; 圖 14 Sources in Project 窗口 Step2. 在如圖 715 所示的 Processes for Source :”TestWave”窗口中,通過單擊“+”展開它; 16 圖 15 Processes for Current Source 窗口 Step3. 雙擊 Simulate Behavioral VHDL Model, ModelSim 會自動運行,仿真結果出現(xiàn)在ModelSim 的波形窗口( Wave Windows)中,如圖 16 所示,從雙擊命令到所有窗口的出現(xiàn)都是在 ISE 自動創(chuàng)建的仿真宏文件( .fdo)的控制下來完成了,用戶可以在工程存放的路徑下看到該文件 ;用記事本打開該文件可以看到其內容。最后是布局布線后仿真,為進行這個仿真,首先要進行布局布線,類似于我們對 PCB 的布線,之后要進行參數(shù)提取, 提取出互連線的長度、電阻、電容等信息,然后就可以根據(jù)這些信息進行仿真了,這時候的仿真中包括了器件本身的延時和互連線的延時等等部分,這種仿真也最近似實際情況。其實, 轉換( Translate )、映射( Map) 以及布局布線( Placeamp。 圖 13 代碼覆蓋率統(tǒng)計結果 8 調用 ModelSim 進行仿真簡介 其實在上一節(jié)中產(chǎn)生預定輸出時,已經(jīng)使用了 ModelSim,只是我們在界面上看不出來而已。因為還沒有輸出,所有輸出的統(tǒng)計均為零。 6 創(chuàng)建 Testbench波形源文件 在仿真前,首先創(chuàng)建一個 Testbench 波形源文件,與以前版本不同的是,該文件不是在 HDL Bencher( ISE 集成的一個工具,用于設置輸入波形)中打開,而是在 ISE 中打開,這也是 不同于以前版本的地方。 Step6. 去掉上述語句中的注釋符號; Step7. 去掉上述最后一個端口定義語句后的分號;此時的程序如圖 8 所示。 RESET: in STD_LOGIC。在這里我們使用語言模板,選擇其中的計數(shù)器描述來完成本源程序的設計。 圖 5 計數(shù)器方塊圖 Step1. 選擇 ProjectNew Source;(或在 Sources in Project 窗口中單擊鼠標右鍵選擇“ New Source… ”)出現(xiàn)如圖 6 所示的窗口; Step2. 選擇 VHDL Module( VHDL 模塊)作為新建源文件的類型; Step3. 在文件名中鍵入“ FourBitsCounter”; Step4. 單擊“下一步”; Step5. 單擊“下一步”; Step6. 單擊“完成”,完成這個新源程序的創(chuàng)建。其方塊圖如圖 5 所示。 圖 4 創(chuàng)建新工程后的 ISE 界面 3 創(chuàng)建一個 VHDL源文件 框架 在本小節(jié)我們向剛剛創(chuàng)建的工程中添加設計文件來實現(xiàn)要求的功能。 Step5. 這時的界面如圖 4 所示,這里需要關注的是界面左上角出現(xiàn)的小框為我們所有的源 5 文件的管理窗口,在其下面的窗口為我們選擇不同的源文件時其所有可能操作的顯示窗口;右半部分窗口為我們設計輸入代碼的窗口;下面的窗口為編譯等信息的顯示窗口。其中 DeviceFamily 表示目標器件的類型;
點擊復制文檔內容
醫(yī)療健康相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1