freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

畢業(yè)論文-基于fpga的數(shù)字跑表功能的數(shù)字鐘設(shè)計(jì)-wenkub.com

2025-01-13 18:40 本頁面
   

【正文】 s cultural foray overseas, has been widely panned by its home audience. Retitled Empresses in the Palace, the American version has been shortened from its original 76 episodes at 45 minutes each, to six 90minute episodes. The quick pacing threw off many native viewers, who are accustomed to a more leisurely daytimesoapstyle narrative rhythm. (Chinese TV stations would run two or three episodes every day.) I did not finish the fulllength version and found the truncated one not difficult to follow. What39。s villages and entertain nomadic families, but their fame has spread around the world. On May 16 and 17, nearly 100 singers and dancers from the troupe performed at Beijing39。t help but sing the folk songs, Nasun says. The vastness of Inner Mongolia and the lack of entertainment options for people living there, made their lives lonely. The nomadic people were very excited about our visits, Nasun recalls. We didn39。 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) 22 附錄 B 本設(shè)計(jì)使用的 EP3C25_V5 管腳配置文件 Setup pin setting for EP3C25_3C16V5 main board set_global_assignment name RESERVE_ALL_UNUSED_PINS AS INPUT TRISTATED set_global_assignment name ENABLE_INIT_DONE_OUTPUT OFF set_location_assignment PIN_149 to clk set_location_assignment PIN_90 to reset beep set_location_assignment PIN_177 to beep led set_location_assignment PIN_9 to led\[0\] set_location_assignment PIN_13 to led\[1\] set_location_assignment PIN_18 to led\[2\] set_location_assignment PIN_21 to led\[3\] key set_location_assignment PIN_113 to key\[0\] set_location_assignment PIN_114 to key\[1\] set_location_assignment PIN_111 to key\[2\] set_location_assignment PIN_112 to key\[3\] seg7led set_location_assignment PIN_148 to 78led\[0\] set_location_assignment PIN_147 to 78led\[1\] set_location_assignment PIN_160 to 78led\[2\] set_location_assignment PIN_159 to 78led\[3\] set_location_assignment PIN_162 to 78led\[4\] set_location_assignment PIN_161 to 78led\[5\] set_location_assignment PIN_166 to 78led\[6\] set_location_assignment PIN_164 to 78led\[7\] set_location_assignment PIN_145 to 78leddata\[0\] set_location_assignment PIN_143 to 78leddata\[1\] set_location_assignment PIN_137 to 78leddata\[2\] set_location_assignment PIN_139 to 78leddata\[3\] set_location_assignment PIN_144 to 78leddata\[4\] set_location_assignment PIN_146 to 78leddata\[5\] set_location_assignment PIN_135 to 78leddata\[6\] set_location_assignment PIN_142 to 78leddata\[7\] 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) 23 程序源代碼 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) 24 為你提供優(yōu)秀的畢業(yè)論文參考資料,請(qǐng)您刪除以下內(nèi)容, O(∩ _∩ )O 謝謝?。?! A large group of tea merchants on camels and horses from Northwest China39。 這次 畢業(yè) 設(shè)計(jì) 是我大學(xué)學(xué)習(xí)生活中最寶貴的財(cái)富,對(duì) 我以后的 學(xué)習(xí) 和 工作 都是巨大的幫助。在畢業(yè)設(shè)計(jì)過程中,遇到自己無法解決的問題,王老師與陳老師都會(huì)不厭其煩地為我講解,讓我體會(huì)到了成功解 決問題的喜悅。希望在以后的學(xué)習(xí)和探索中能夠再進(jìn)行完善。 這次畢業(yè)設(shè)計(jì) ,給我感觸最深的還是研究設(shè)計(jì)的態(tài)度問題。 我 覺 得 頂層模塊的設(shè)計(jì) 是本次設(shè)計(jì) 最難的地方,因?yàn)?設(shè)計(jì)頂層模塊需要把各大功能 模塊按照電路原理有機(jī)地結(jié)合起來,這 看起來容易,實(shí)則 需要扎實(shí)的理論功底,而這正是我所欠缺的。當(dāng)key(鬧鐘開關(guān)鍵)為 0 時(shí), leda 變?yōu)?0,鬧鐘打開,鬧 鐘開指示燈點(diǎn)亮。 整點(diǎn)報(bào)時(shí) 與音樂演奏 模塊 在數(shù)字鐘工作時(shí),到達(dá)整點(diǎn)需要整點(diǎn)報(bào)時(shí)功能,還需要鬧鐘的開關(guān)及音樂演奏功能。在 toable 模塊設(shè)立 了一個(gè)計(jì)數(shù)器( 能夠 計(jì)數(shù) 的 最大值為 155, 相當(dāng)于有 155 個(gè)二分音符), 此 計(jì)數(shù)器的計(jì)數(shù)頻率選為 8Hz,因此每個(gè)計(jì)數(shù)值持續(xù) 秒,即 每個(gè) 音符 的 持續(xù)時(shí)間。 可以用一 個(gè)分頻器來 產(chǎn)生各音符 發(fā)聲 所需 要 的頻率, 但因?yàn)?各 個(gè) 音符 所 對(duì)應(yīng)的頻率 大 多 數(shù)不是 整數(shù),分頻 的 系數(shù)又不 可能為小數(shù),所以 必須 對(duì) 計(jì)算 所 得到的分頻 系 數(shù) 進(jìn)行 四舍五入 來 取整。 鬧鐘音樂 模塊 蜂鳴器 對(duì) 輸入信號(hào)頻率的不同 會(huì)發(fā)出不同音調(diào)的聲音,利用這一 原理,由分頻器 來 控制蜂鳴器 的 發(fā)聲。 圖 517 譯碼顯示模塊圖 該 模塊完成數(shù)據(jù) 的譯碼,使數(shù)碼管顯示對(duì) 應(yīng) 的數(shù)字 工作。當(dāng)要將想要顯示的數(shù)據(jù)送給譯碼顯示電路時(shí) ,所有 的數(shù)碼管 收到 的 字形碼 是 相同的,但 到底 是那 一 個(gè) 數(shù)碼管被點(diǎn) 亮,則取決于 公共 端 口,但是 這一端 口 由 I/O 來控制,因此可以自行決定何時(shí)顯示哪一位。其結(jié)論符合數(shù)據(jù)選擇的規(guī)律,邏輯電路設(shè)計(jì)正確。當(dāng) mode 為 1 時(shí),系統(tǒng)處于鬧鐘設(shè)定模式下, data(當(dāng)前顯示的數(shù)據(jù))為 ahour: amin: sec,即為 081000。其結(jié)論符合數(shù)字跑表的規(guī)律,邏輯電路設(shè)計(jì)正確。百分秒計(jì)數(shù)從 00 開始,記到 99 后百分秒清零,秒加 1。當(dāng)進(jìn)入時(shí)鐘計(jì)數(shù)模式時(shí),分鐘,小時(shí)正常計(jì)數(shù)。 鬧鐘設(shè) 定功能 鬧鐘設(shè)定功能完成數(shù)字鐘設(shè)置鬧鐘時(shí)間工作,可以手動(dòng)進(jìn)行鬧鐘時(shí)間的設(shè)定,仿真波形如圖 512 所示。當(dāng) key[0]為 0 時(shí), mode 依次從 0(時(shí)鐘計(jì)數(shù)模式)切換為 1(鬧鐘設(shè)定模式)、 2(校時(shí)控制模式),系統(tǒng)處于校時(shí)控制模式下。 其計(jì)數(shù)規(guī)律 符合正常計(jì)時(shí),邏輯電路 的 設(shè)計(jì) 是 正確 的 。仿真波形如圖 510 所示。仿真波形如圖 59 所示。 圖 57 按鍵去抖動(dòng)仿真波形圖 由仿真波形圖分析可知:當(dāng)按鍵按下時(shí),存在一段抖動(dòng)信號(hào),在抖動(dòng)過后按鍵仍處于按下狀態(tài),此時(shí)確認(rèn)按鍵已按下,滿足了設(shè)計(jì)要求。 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) 8 圖 55 按鍵去抖動(dòng)電路原理圖 該模塊用來判斷是否有按鍵按下, 當(dāng)有按鍵按下時(shí), 要消除按鍵產(chǎn)生的抖動(dòng) 。經(jīng)過分頻后輸出的 1khz 的動(dòng)態(tài)掃描信號(hào) clk1khz、100hz 的標(biāo)準(zhǔn)百分秒信號(hào) clk100hz、 5mhz 的整點(diǎn)報(bào)時(shí)信號(hào) clk5mhz、 8hz 的鬧鐘音樂信號(hào)、 1hz 的標(biāo)準(zhǔn)秒信號(hào) clk1hz。 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) 7 分頻電路的 模塊 圖如圖 53 所示。 圖 51 多功能數(shù)字鐘頂層圖 分頻模塊 晶體振蕩器是數(shù)字鐘的核心 部件 , 振蕩器的 震蕩 頻率 精度和穩(wěn)定度確保 時(shí)鐘的 計(jì)時(shí)精確與 穩(wěn)定 [7]。 校時(shí) 控制信號(hào) 是 由按鍵 產(chǎn)生的 。秒 的 計(jì)數(shù) 從 0開始,計(jì)到 59后秒清零并 向分 的 計(jì)數(shù)器進(jìn)位,分計(jì)數(shù)器 在進(jìn)位來時(shí)加 1,計(jì)到 59后 分清零并 向小時(shí) 的 計(jì)數(shù)器進(jìn)位,小時(shí)計(jì)數(shù)器 在進(jìn)位來時(shí)加 1,計(jì)到 23后清零。圖 41所示為數(shù)字鐘的一般構(gòu)成框圖。 當(dāng)程序 編譯和 功能仿真檢測(cè)準(zhǔn)確后,即 可 通過 Quartus II軟件自帶 的編程器 把下載信息下載到目標(biāo)器 件中 。 Quartus II 軟件具有卓越 的設(shè)計(jì)錯(cuò)誤定位器 功能 ,用 來確定文本 中 或 者 圖形設(shè)計(jì)中 產(chǎn)生 的錯(cuò)誤。 Altera 公司 的 Quartus II 軟件為用戶 提供了完整的多平臺(tái)設(shè)計(jì) 開發(fā) 環(huán)境, 可以完成種 種特定設(shè)計(jì)的需要, 同時(shí)它 也是單 個(gè) 芯片 的 可編程系統(tǒng)( SOPC)設(shè)計(jì)的綜合性環(huán)境和 SOPE設(shè)計(jì)的開發(fā) 工具。 現(xiàn)今,自頂向下 的設(shè)計(jì)方法已 經(jīng) 被 普遍應(yīng)用。 FPGA通常 由 三種可編程電路與 一個(gè)用 來寄存 編程數(shù)據(jù)的靜態(tài)存儲(chǔ)器 SRAM構(gòu) 成 [3]。 隨著科學(xué)技術(shù)的迅猛發(fā)展,人們已不滿足現(xiàn)有的數(shù)字鐘功能??删幊踢壿嬈骷?的使用與 其他方式 相比具有很多優(yōu) 點(diǎn), 如 易 于 學(xué) 習(xí) ,方便 快捷,別致獨(dú)特 ,趣 味濃厚 , 更加 直觀,設(shè)計(jì) 的 成功率高,易 于編程和修改添加 等特點(diǎn),應(yīng)用異常 便 利 。 課題的研究方法和相關(guān)技術(shù)的發(fā)展 基于 FPGA 原理的理論知識(shí) ,結(jié)合數(shù)字鐘的相關(guān)書籍 的查找 , 對(duì) 數(shù)字鐘的 基本 結(jié)構(gòu) 進(jìn)行分析,利 用 QuartusII 軟件仿真,驗(yàn)證 了理論與 仿真結(jié)果的一致性。 數(shù)字鐘 所采用的是 數(shù)字電路技術(shù) 去實(shí)現(xiàn)時(shí),分, 秒 的精確計(jì)時(shí),比 機(jī)械式時(shí)鐘 更 具 直觀性 和 精準(zhǔn)性 , 同時(shí)它的 使用壽命 更長(zhǎng) ,因此使用 及其廣泛 。 本設(shè)計(jì)采用的 EDA 技術(shù) 符合 現(xiàn)代 先進(jìn) 電子技術(shù)的 諸多 要求, 是設(shè)計(jì)研發(fā)電子產(chǎn)品的 新 興 技術(shù)??梢允謩?dòng)調(diào)整時(shí)間,設(shè)定鬧鐘及數(shù)字跑表計(jì)時(shí)。設(shè)計(jì) 中 采用 了 EDA 技術(shù), 使用 硬件描述語言 Verilog HDL 對(duì)各大功能模塊的邏輯功能進(jìn)行代碼編寫。傳統(tǒng)的時(shí)鐘已經(jīng)無法滿足現(xiàn)代人的生活要求。 多功能數(shù)字鐘 無論 在 形態(tài) 還是在 性能 上都 改變了原有的風(fēng)格。于 QuartusII 軟件環(huán)境下, 采用層次化設(shè)計(jì)與模塊化設(shè)計(jì)的方法,由各個(gè)功能 模塊 連接 建 立頂層圖,構(gòu)成 基于 FPGA 的多功能數(shù)字鐘。 關(guān)鍵詞 : FPGA; Verilog HDL; 數(shù)字鐘 ; 南京大學(xué) 畢業(yè)論文 (設(shè)計(jì) ) ii THE DIGITAL CLOCK WITH STOPWATCH FUCTION ABSTRACT In recent years, the rapid development of science technology, quality of life
點(diǎn)擊復(fù)制文檔內(nèi)容
研究報(bào)告相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1