【導(dǎo)讀】想將整個(gè)IIR數(shù)字濾波器分為:時(shí)序控制、延時(shí)、補(bǔ)碼乘加和累加四個(gè)功能模塊。對(duì)各模塊采用VHDL進(jìn)行描述后,進(jìn)行了仿真和綜合。仿真結(jié)果表明,本課題所設(shè)計(jì)的。IIR數(shù)字濾波器運(yùn)算速度較快,系數(shù)改變靈活,有較好的參考價(jià)值。制及計(jì)算機(jī)應(yīng)用等領(lǐng)域的重要性日益突出。這些技術(shù)的使用使得現(xiàn)代電子產(chǎn)品的體積減。小、性能增強(qiáng)、集成化程度提高,與此同時(shí)其可編程能力也得以提高。最終的目標(biāo)器件。VHDL語言是EDA設(shè)計(jì)中常用的一種IEEE標(biāo)準(zhǔn)語言,其具有覆蓋面廣、電子工程師的青睞。字濾波器的頂層設(shè)計(jì)。