【總結(jié)】第17講第14章時序邏輯電路計數(shù)器觸發(fā)器J-K觸發(fā)器天馬行空官方博客:;QQ:1318241189;QQ群:1755696321.維持—阻塞型J-K觸發(fā)器(邊沿觸發(fā))—類型及符號QQRSJKCPQQRSJKCP有2種類型:
2024-10-18 17:58
【總結(jié)】1數(shù)字電子技術(shù)2第一章數(shù)制與編碼?內(nèi)容提要及重點(1)模擬信號、數(shù)字信號及其之間的區(qū)別,以及數(shù)字電路的特點。(2)各種不同數(shù)制的進位計數(shù)規(guī)則及其之間的轉(zhuǎn)換方法。(3)二進計數(shù)制的基本特點及其在計算機中的表示形式。(4)加權(quán)碼、非加權(quán)碼及字符代碼?重點:各種不同數(shù)
2025-01-18 20:22
【總結(jié)】數(shù)字邏輯北航計算機學院艾明晶牛建偉2第6章觸發(fā)器本章介紹觸發(fā)器的特點和分類,基本RS觸發(fā)器、鐘控觸發(fā)器、集成觸發(fā)器的電路結(jié)構(gòu)和邏輯功能,觸發(fā)器之間的轉(zhuǎn)換方法,觸發(fā)器的HDL設計方法。?概述?基本RS觸發(fā)器?鐘控觸發(fā)器?集成觸發(fā)器?觸發(fā)器
2025-02-15 21:21
【總結(jié)】第5章時序邏輯電路數(shù)字電子技術(shù)第5章時序邏輯電路范立南代紅艷恩莉劉明丹中國水利水電出版社第5章時序邏輯電路第5章時序邏輯電路時序邏輯電路的分析方法若干常用的時序邏輯電路時序邏輯電路的設
2025-01-01 16:03
【總結(jié)】第21章時序邏輯電路雙穩(wěn)態(tài)觸發(fā)器1基本RS觸發(fā)器&G2&G1QQDRDSRS觸發(fā)器&G2&G1QQDRDS01若:01??QQ(1)輸入,時1SD?0
2025-03-21 22:26
【總結(jié)】上海電力學院ShanghaiUniversityofElectronicPower上海電力學院第三章邏輯門電路與觸發(fā)器上海電力學院ShanghaiUniversityofElectronicPower上海電力學院集成門電路和觸發(fā)器等邏輯器件是實現(xiàn)數(shù)字系統(tǒng)功能的物質(zhì)基礎。
2025-05-12 18:29
【總結(jié)】第十一講邊沿觸發(fā)器及常用功能觸發(fā)器、時序邏輯電路分析本講重點、原理和功能描述;;本講難點;;教學手段本講宜于教師講授為主、與學生互動為輔,用多媒體演示為主、板書為輔。教學步驟教學內(nèi)容設計意圖表達方式1.回顧上次課JK觸發(fā)器內(nèi)容。回顧主從JK觸發(fā)器:目的:解決主從RS觸發(fā)器輸入信號約束問題。由于,必然有SR≡0,所以主從JK觸發(fā)
2025-04-17 01:38
【總結(jié)】1學習要求:?掌握TTL、CMOS與非門電路主要參數(shù)?了解OC門、TS門的“線與”功能;?設計與安裝OC門驅(qū)動負載電路,并進行測量;?計數(shù)器+譯碼器組成的流水燈(163)集成邏輯門與觸發(fā)器2一、TTL門電路的主要參數(shù)及使用規(guī)則1.TTL與非門電路的主要參數(shù)2.TTL器件的使用規(guī)則二、
2025-05-04 13:38
【總結(jié)】1、掌握RS、JK、D、T、T,觸發(fā)器的邏輯功能及描述方法。(特征方程、功能表、狀態(tài)轉(zhuǎn)換圖、波形圖)?!?、掌握觸發(fā)器的動作特征。第五章鎖存器和觸發(fā)器對JK觸發(fā)器而言,欲實現(xiàn)n1nQQ??則其激勵方程為___________A、J=K=1B、J=1,K=0C、J
2025-05-14 23:07
【總結(jié)】第4章觸發(fā)器?觸發(fā)器(FF:Flip-Flop,或Trigger):具有記憶功能,能夠存儲一位二進制信號(0或1)的基本邏輯單元。?觸發(fā)器在邏輯功能上具有以下基本特點:有兩個自行保持的穩(wěn)定狀態(tài),“0”和“1”狀態(tài)。根據(jù)輸入信號的不同可以置成“0”或“1”狀態(tài)。輸入信號消失后,能將獲得的狀態(tài)保持。第4章
2025-03-04 12:04
【總結(jié)】組合邏輯電路第2章主要內(nèi)容集成邏輯門常用的組合邏輯模塊組合邏輯電路的分析與設計組合邏輯電路中的競爭與冒險?各種集成邏輯門的特點、特性和參數(shù);?常用組合邏輯模塊的特點、應用;?組合邏輯電路的分析和設計。本章重點集成邏輯門集成邏輯門SSI(100以下
2025-01-19 01:19
【總結(jié)】《數(shù)字電子技術(shù)基礎》第五版第六章時序邏輯電路《數(shù)字電子技術(shù)基礎》第五版概述一、時序邏輯電路的特點1.功能上:任一時刻的輸出不僅取決于該時刻的輸入,還與電路原來的狀態(tài)有關。例:串行加法器,兩個多位數(shù)從低位到高位逐位相加2.電路結(jié)構(gòu)上①包含存儲電路和組合電路
2025-03-21 22:28
【總結(jié)】1、組成及符號:(可由TTL門或MOS門構(gòu)成)由兩個同步RS觸發(fā)器組成。G6G5Q3Q4SRCPG8G7QQG2G1Q3Q4G4G31從觸發(fā)器主觸發(fā)器1S1RC1┓┓三
2025-01-02 09:25
【總結(jié)】下一頁返回上一頁退出章目錄2/124第21章觸發(fā)器和時序邏輯電路雙穩(wěn)態(tài)觸發(fā)器寄存器計數(shù)器應用舉例時序邏輯電路的分析(略)由555定時器組成的單穩(wěn)態(tài)觸發(fā)器和無穩(wěn)態(tài)觸發(fā)器下一頁返回上一頁退出章目錄3/124電路的輸出狀態(tài)不僅取
2024-08-14 00:20
【總結(jié)】第14章觸發(fā)器和時序邏輯電路第14章觸發(fā)器和時序邏輯電路第14章觸發(fā)器和時序邏輯電路第14章觸發(fā)器和時序邏輯電路雙穩(wěn)態(tài)觸發(fā)器寄存器計數(shù)器由555計時器組成的單穩(wěn)態(tài)觸發(fā)器和無穩(wěn)態(tài)觸發(fā)器*舉例應用第14章觸發(fā)器和時序邏輯電路第14章觸
2025-01-20 09:05