freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計算機組成原理課程設計-資料下載頁

2025-01-13 17:55本頁面
  

【正文】 、模型機測試1. 功能仿真:仿真過程如下:l 在sources窗口處右擊,加入新的源文件l :選Test Bench Waveform,并輸入文件名 test_74ls l 初始化時鐘周期及相關參數(shù)→finashl 右側(cè)會出現(xiàn) .tbw文件窗口,設置輸入引腳的值,存盤l 左側(cè)sources窗口選擇“behavioral simulation”,下面processes窗口會自動 出現(xiàn)Modelsim Simulatorl 雙擊其中的“Simulate behavioral model”會自動調(diào)用“Modelsim ”進行仿真,觀察波形窗口,觀察是否正確A=1,B=0,CYA=1,CYB=1。輸出結果為:cya1=0,cyb1=0 圖112. 級RTL邏輯電路 圖12(二)硬件測試功能仿真仿真過程如下:l 在sources窗口處右擊,加入新的源文件l :選Test Bench Waveform,并輸入文件名 test_74ls l 初始化時鐘周期及相關參數(shù)→finashl 右側(cè)會出現(xiàn) .tbw文件窗口,設置輸入引腳的值,存盤l 左側(cè)sources窗口選擇“behavioral simulation”,下面processes窗口會自動 出現(xiàn)Modelsim Simulatorl 雙擊其中的“Simulate behavioral model”會自動調(diào)用“Modelsim ”進行仿真,觀察波形窗口,觀察是否正確A=11,B=00,輸出:y1=1110,y2=0111 圖13A=01,B=10,輸出:y1=1011,y2=1101 圖14RTL級邏輯電路 圖15【總結】 在模擬機的設計中,周期a,b同時為1時,也就是當指令同時為2個周期和4個周期時,輸出應為EOF,,我并沒有解決這個問題。 在硬件設計實驗中,可以在硬件中加入兩個使能端控制A,B的輸入?!拘牡皿w會】 通過這次課程設計,我學習了VHDL進行FPGA/CPLD設計的基本步驟和方法,可以熟練的掌握xilinx設計程序的使用和modelsim模擬器的模擬方法。 當在這次課設中遇到困難時,在和同學的交流中加深了同學的友誼,同時也讓我知道了自己知識的不足。遇到問題并解決問題是一件很愉快的事情。在三天時間完成這次課設是一件很艱巨的任務,但我還是盡自己的能力完成了這次課設,雖然程序在設計中還是會有一些問題和瑕疵,但是任務書中的要求全部完成并進行了調(diào)試。 在這次實踐中我增長了知識,在解決問題的途中學會了自我尋找問題的答案。將理論和實踐結合在一起,為以后工作,科研做下基礎?!緟⒖嘉墨I(資料)】[1] :機械工業(yè)出版社,2011.[2]劉福奇?;赩HDL的FPGA和Nios實例精煉,北京航空航天大學出版社,2011[3] [M]. 北京:電子工業(yè)出版社,2004.[4] [M]. 北京:北京航空航天出版社,2004[5] 程曉榮,翟學明,王曉霞. 計算機組成與結構[M].北京:中國電力出版社,2007.
點擊復制文檔內(nèi)容
法律信息相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1