【總結(jié)】信息與電氣工程學(xué)院第二章邏輯門(mén)電路MOS邏輯門(mén)電路TTL邏輯門(mén)電路*射極耦合邏輯門(mén)電路*砷化鎵邏輯門(mén)電路邏輯描述中的幾個(gè)問(wèn)題邏輯門(mén)電路使用中的幾個(gè)實(shí)際問(wèn)題*用VerilogHDL描述邏輯門(mén)電路信息與電氣工程學(xué)院教學(xué)基本要求:1、了解半導(dǎo)體器件的開(kāi)關(guān)特性。2、熟練
2025-01-17 20:13
【總結(jié)】第二章邏輯門(mén)電路基礎(chǔ)5作業(yè)?2-2?2-3?2-5(1,2)?2-18?2-19(c,d,e)5本章主要內(nèi)容?第一節(jié)二極管、三極管的開(kāi)關(guān)特性?第二節(jié)二極管邏輯門(mén)電路?第三節(jié)TTL邏輯門(mén)電路?第四節(jié)射極耦合邏輯門(mén)電路?第五節(jié)CMOS邏輯
2025-01-15 13:49
【總結(jié)】??MOS邏輯門(mén)電路TTL邏輯門(mén)電路邏輯描述中的幾個(gè)問(wèn)題邏輯門(mén)電路使用中的幾個(gè)實(shí)際問(wèn)題3???邏輯門(mén)電路主要內(nèi)容:13???邏輯門(mén)電路v了解邏輯門(mén)電路的分類(lèi)和特點(diǎn)v掌握典型邏輯門(mén)的功能、外特性和實(shí)際使用中的一些問(wèn)題*基本要求:2*?
2025-05-05 18:51
【總結(jié)】因此關(guān)斷時(shí)間是指三極管由正向?qū)ㄞD(zhuǎn)為反向截止所需的時(shí)間,即關(guān)閉時(shí)間題2-1三極管的開(kāi)關(guān)特性指的是什么?什么是三極管的開(kāi)通時(shí)間和關(guān)斷時(shí)間?若希望提高三極管的開(kāi)關(guān)速度,應(yīng)采取哪些措施?offtoffontt?sftt?St解:三極管在快速變化的脈沖信號(hào)的作用下,其狀態(tài)在截止與飽和導(dǎo)通之間轉(zhuǎn)換,三極管輸出信號(hào)隨輸入信號(hào)變化的動(dòng)態(tài)過(guò)程稱(chēng)開(kāi)關(guān)
2025-05-07 06:07
【總結(jié)】第三章集成定時(shí)電路?第一節(jié)集成定時(shí)器555/556工作原理?第二節(jié)集成定時(shí)器555/556的基本工作方式?第三節(jié)集成定時(shí)器555/556的應(yīng)用集成定時(shí)電路又稱(chēng)為集成時(shí)基電路,它是一種將模擬電路和數(shù)字電路制作在同一硅片上的模擬集成電路。應(yīng)用:取代傳統(tǒng)的機(jī)械式延時(shí)器件,應(yīng)用在微計(jì)算機(jī)、電子定時(shí)器、電子控制、電子檢測(cè)
2025-05-04 18:03
【總結(jié)】實(shí)驗(yàn)一認(rèn)識(shí)常用實(shí)驗(yàn)設(shè)備和集成電路,邏輯筆實(shí)驗(yàn)與分析?一、實(shí)驗(yàn)?zāi)康?1.熟悉門(mén)電路應(yīng)用分析。?2.熟悉實(shí)驗(yàn)箱各部分電路的作用。?3.掌握通信邏輯筆的制作和使用,對(duì)高、低電平、脈沖串的信號(hào)建立相應(yīng)的概念。?4.學(xué)會(huì)用門(mén)電路解決實(shí)際問(wèn)題。二、實(shí)驗(yàn)儀器及材料?數(shù)字電路實(shí)驗(yàn)箱以及各種集
2025-05-07 07:17
【總結(jié)】+VDD+10VB1G1D1S1uAuYTNTPB2D2S2G2VSS+-uGSN+-uGSP2.3CMOS集成門(mén)電路2.3.1CMOS反相器AY?一、電路組成及工作原理AY10V+10VuAuGSNuGSPT
2024-12-28 18:41
【總結(jié)】常用集成門(mén)電路芯片及其應(yīng)用常用集成門(mén)電路芯片及其應(yīng)用TTL集成門(mén)電路系列集成門(mén)電路系列CMOS系列門(mén)電路系列門(mén)電路TTL集成集成門(mén)電門(mén)電路系列路系列型??號(hào)名???稱(chēng)主?要?功?能74LS00四2輸入與非門(mén)?74LS02四2輸入
2024-12-31 23:20
【總結(jié)】門(mén)電路補(bǔ)充內(nèi)容孫衛(wèi)強(qiáng)CMOS反相器Rp:PMOS管的電阻,Rn:NMOS管的電阻電阻性負(fù)載CMOS反相器的電阻模型電阻性負(fù)載的戴維寧等效電路Rp:PMOS管的電阻,Rn:NMOS管的電阻?電阻性負(fù)載CMOS器件的電阻模型(輸出為低電平)VOUT=x[100/(100+667)]
2024-09-28 08:42
【總結(jié)】基本邏輯門(mén)電路-07數(shù)控1探究一、基本邏輯門(mén)電路1、三種基本的邏輯關(guān)系1)、與邏輯(AND)決定某一事件的所有條件都滿足時(shí),結(jié)果才會(huì)發(fā)生,這種條件和結(jié)果之間的關(guān)系稱(chēng)為與邏輯關(guān)系。2)、或邏輯(OR)在決定某一事件的各個(gè)條件中,只要有一個(gè)或一
2025-08-05 04:42
【總結(jié)】數(shù)字電子技術(shù)(第三版)尚鴻雁制作電力電子教研室第2章門(mén)電路1、邏輯門(mén)電路:用以實(shí)現(xiàn)基本和常用邏輯運(yùn)算的電子電路,簡(jiǎn)稱(chēng)門(mén)電路。2、基本和常用門(mén)電路有與門(mén)、或門(mén)、非門(mén)(反相器)、與非門(mén)、或非門(mén)、與或非門(mén)和異或門(mén)等。門(mén)電路分立元件門(mén)電路集成門(mén)電路雙極型集成門(mén)(DTL,TTL)MOS集
2025-01-04 13:02
【總結(jié)】北京大學(xué)微電子學(xué)研究所半導(dǎo)體及其基本特性北京大學(xué)北京大學(xué)微電子學(xué)研究所固體材料:超導(dǎo)體:大于106(?cm)-1導(dǎo)體:106~104(?cm)-1半導(dǎo)體:104~10-10(?cm)-1絕緣體
2025-01-15 16:27
【總結(jié)】1第八章雙極型集成電路2內(nèi)容提要?集成電路制造工藝?電學(xué)隔離?pn結(jié)隔離集成電路工藝流程?IC中的元件結(jié)構(gòu)與寄生效應(yīng)?TTL門(mén)電路的工作原理和基本參數(shù)?TTL門(mén)電路的改進(jìn)?雙極型數(shù)字電路的版圖設(shè)計(jì)3?集成電路設(shè)計(jì)與制造的主要流程框架設(shè)計(jì)
2025-01-14 10:46
【總結(jié)】2022/6/11第四章集成運(yùn)算放大電路集成運(yùn)算放大電路概述集成運(yùn)放中的電流源電路集成運(yùn)放電路簡(jiǎn)介集成運(yùn)放的指標(biāo)及低頻等效電路集成運(yùn)放的種類(lèi)及選擇集成運(yùn)放的使用2022/6/12集成運(yùn)算放大電路概述集成電路(Integratedcircuit_IC)是利用氧化,光刻,擴(kuò)散,外延,蒸鋁
【總結(jié)】1第16章集成運(yùn)算放大電路2第16章集成運(yùn)算放大電路一、集成運(yùn)算放大電路簡(jiǎn)介二、集成運(yùn)放的主要參數(shù)三、理想集成運(yùn)放及分析依據(jù)四、集成運(yùn)放的種類(lèi)及選擇五、集成運(yùn)算放大器的應(yīng)用3集成運(yùn)放高性能的直接耦合多級(jí)放大電路。一、集成運(yùn)算放大電路簡(jiǎn)介集成運(yùn)放是一種電壓放
2024-10-19 05:58