freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內容

數(shù)字邏輯實驗報告(編輯修改稿)

2025-03-28 08:48 本頁面
 

【文章內容簡介】 腳功能,熟悉了邏輯門的 用法。通過相關的設計和驗證進一步理解了組合邏輯電路門的功能。 組合邏輯電路圖,對組合邏輯電路的實際應用有了一個從臆想到時間的轉化, 獲益 頗多 . ,從而得知組合邏輯電路的功能。 。 6. 掌握各種門電路的邏輯符號 感悟 :每個用到的集成門電路都要接電源和接地,不然后產(chǎn)生意想不到的效果。連接電路圖頭腦要清醒,發(fā)現(xiàn)有錯,要用信號檢測來調試。 電子科技大學計算機學院實驗中心 電 子 科 技 大 學 實 驗 報 告 一、 實驗二: 組合邏輯電路實驗 二、 實驗目的 1) 掌握數(shù)值比較器和數(shù)據(jù)選擇器的邏輯功能。 2) 學習組合邏輯電路的設計及測試方法。 3) 學習全加器或全減器的設計方法; 三、 實驗內容 1) 用 7486 和 7400 搭出全加器或全減器電路,畫出其電路圖,并按照其真值表輸入不同的邏輯電平信號,觀察輸出結果和進位 /借位電平,記錄下來。 2) 用 7486和 7400、 7404搭出一位數(shù)值比較器電路,畫出其設計邏輯圖,并驗證它的運算。 3) 利用 74153選擇器實現(xiàn)多數(shù)表決器,要求 3個輸入中有 2 個和 3個為 1時,輸出 Y 為高電平,否則 Y為低電平。畫 出實驗電路圖,并簡述實現(xiàn)原理。 4) 用 7400、 740 7432實現(xiàn)上題的多數(shù)表決器。 四、 實驗原理 1) 分析組合邏輯電路思路 : 對函數(shù)式進行化簡或變換; 根據(jù) 最簡式列真值表 判斷 邏輯功能 由給定的組合邏輯電路寫函數(shù)式 2) .組合邏輯電路的設計:就是按照具體邏輯命題設計出最簡單的組合電路。 2) 掌握了上述的分析方法和設計方法,即可對一般電路進行分析、設計,從而可以正確地使用被分析的電路以及設計出能滿足邏輯功能和技術指標要求的電路。 3) 全加器 /全減器相對半加器 /半減器而言,考慮了 進位 /借位的情況,因此,輸入端分別有三個, An(被加數(shù) /被減數(shù)), Bn(加數(shù) /減數(shù))和 Cn1(低一位的進位 /借位)。全加器真值表及輸出邏輯表達式參見教材 P52。全減器真值表如表 所示: 表 5)一位數(shù)值比較器的真值表見教材 P56 所示。根據(jù)其真值表,化簡其邏輯表達式,并將其轉化成為異或、與非的形式,按照要求搭建電路。輸出接發(fā)光二極管,輸入接開關。記錄下比較結果。 由真值表寫函數(shù)式; ; 根據(jù) 最簡式列真值表 判斷 邏輯功能 根據(jù)給定事件的因果關系列出真值表; 電子科技大學計算機學院實驗中心 6) 數(shù)據(jù)選擇器是一種能接受多 個數(shù)據(jù)輸入,而一次只允許一個數(shù)據(jù)輸出的邏輯部件。它的功能是根據(jù)譯碼條件選擇通道,傳送數(shù)據(jù)。雙 4 選 1 數(shù)據(jù)選擇器 74153 的引腳圖如圖 所示。其中, A~D 為數(shù)據(jù)輸入端, Y 為輸出端, S S0 稱為地址輸入端。 S S0 的狀態(tài)起著從 4 路輸入數(shù)據(jù)中選擇哪 1 路輸出的作用。 Gn 為使能端,低電平有效, Gn=0 時,數(shù)據(jù)選擇器工作; Gn=1 時,電路被禁止,輸出 0,輸出狀態(tài)與輸入數(shù)據(jù)無關。注意 S S0 地址在集成塊中由 2 個 4 選 1 共用,高位為 S1,低位為 S0, S1S0=01時, Y=B, S1S0=10 時, Y=C。 7)判決電路真 值表 真值表如右表 所示,根據(jù)真值表得到邏輯關系式如下: 74153 的輸出邏輯表達式如下: 令 P1=S1, P2=S0,將以上兩個等式進行比對,可以得到: A=0 B=C=P3 D=1 根據(jù)上述分析即可畫出 3 人 判決電路的邏輯組合電路。 表 3 人判決電路真值表 01 2121321321 321321321321 ?????? ???? PPPPPPPPPP PPPPPPPPPPPPY01010101 SDSSCSSSBSSAY ????五、 實驗器材 1) 數(shù)字邏輯實驗箱 2) 導線若干 3) 集成電路: 7400、 748 740 74153 六、 實驗步驟 /全減器電路。 ,根據(jù)真值表得到 L、 G、 M的函數(shù)表達式,將表達式改為只是用非、與非、異或三種邏輯運算關系的形式,畫出相應的邏輯圖,驗證結果。 ,根據(jù)真值表設計出相應的電路圖, 并將實際電路連接好, 驗證電路。 Y與 P1 P2 P3的函數(shù)表達式,將 表達式改為只使用或、非、與或三種邏輯運算關系的形式,根據(jù)邏輯關系選擇邏輯門鏈接電路,驗證電路。 七、 實驗記錄 八、 根據(jù) 一位數(shù)值比較器 的真值表做出函數(shù)表達式為 真值表及其表達式 : 對應的電路圖如圖 所示: 圖 實驗結果截圖 : 電子科技大學計算機學院實驗中心 引腳接法: 用 74153 實現(xiàn)多數(shù)表決器
點擊復制文檔內容
高考資料相關推薦
文庫吧 www.dybbs8.com
備案圖片鄂ICP備17016276號-1