freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的fsk調(diào)制與解調(diào)有詳細代碼和注釋畢業(yè)論文(存儲版)

2025-07-27 17:38上一頁面

下一頁面
  

【正文】 9。q2=q2+1。039。 當(dāng)q=1時,f1為低電平,q1清零 else f1=39。 將f2輸出至clk_out12端口end process。 IEEE標(biāo)準(zhǔn)庫程序包 use 。 數(shù)據(jù)時鐘計數(shù)器begin process(clk) 此進程實現(xiàn)數(shù)據(jù)時鐘計數(shù)器0至35的循環(huán)計數(shù)begin if clk39。 其余時候計數(shù)器做+1計數(shù) end if。 then date=0。end behav。最終將所有功能模塊組合起來,形成一個完成的調(diào)制解調(diào)系統(tǒng)。當(dāng)基帶信號date為‘1’時,調(diào)制器輸出的是低頻載波信號f2,當(dāng)基帶信號date為‘0’時,調(diào)制器輸出的是高頻載波信號f1。、分頻器與信號發(fā)生器波形仿真、分頻器波形仿真圖5-5為解調(diào)器仿真波形,其中時鐘clk周期為1ms,載波f1周期為1ms,載波f2周期為12ms。波形仿真器不僅能仿真出芯片引腳處的波形,還能將芯片內(nèi)部每一個變量的變化情況仿真出來。本次測試并沒有將程序固化在芯片內(nèi),故芯片斷電后程序會被清空。圖6-4 已調(diào)信號波形由圖6-4可以看出基帶信號‘110’調(diào)制成2FSK信號后的波形,除了一點點的毛刺外,波形基本還是比較標(biāo)準(zhǔn)的方波信號,此信號從芯片引腳處直接獲得??偨Y(jié) 經(jīng)過本次畢業(yè)設(shè)計,我不僅學(xué)到了很多新的知識,更重要的是提高了自己的動手能力,是一次理論緊密結(jié)合實際的鍛煉。從最初只有一兩個進程的實體,到后面具有六七個進程的實體,我對各個進程間的分工及時序的認(rèn)識越來越清晰。作者:唐亦林參考文獻[1]樊昌信,曹麗娜,(第六版)[M].北京:國防工業(yè)出版社,:114,180194[2]李國麗,朱維勇,(第二版)[M].北京:機械工業(yè)出版社,:114,49101[3] (第二版)[M].北京::13[4]《EDA技術(shù)實驗講義》,杭州康芯電子有限公司[5]Elie Jandot dit Danjou, JeanClaude Belfiore. A 22 Antennas Bluetooth System[J]. IEEE COMMUNICATIONS LETTERS, VOL. 9, NO. 9, SEPTEMBER 2005[6]A. R. CHRAPLYVY,B. L. KASPER. 8Gbit/s FSK MODULATION OF DFB LASERSWITH OPTICAL DEMODULATION[J]. ELECTRONICS LETTERS 2nd March 1989 Vol. 25 No. 5[7]Alan , Alan S. Willsky, With S. Hamid Nawab, 劉樹堂譯,等. 信號與系統(tǒng)(第二版)[M]. 西安交通大學(xué)出版社。接下來,我開始思考并嘗試如何使用VHDL語言這一強大工具實現(xiàn)系統(tǒng)各個模塊的功能。同時也讓我更加熟悉各種測試儀器的使用方法,這也是以后走上工作崗位所必須具備的基本技能。由于此次設(shè)計并沒有將信號在實際信道中傳輸,因而信號沒有受到干擾。圖6-1為下載界面。所以,善于利用仿真工具能給你帶來很多便利。當(dāng)收到的已調(diào)信號為連續(xù)的‘1010’時,由圖5-4可以看出,滑窗判輸出y9與滑窗判決輸出y10均發(fā)生異常,出現(xiàn)錯解調(diào)的現(xiàn)象。、2FSK調(diào)制器波形仿真圖5-1為調(diào)制器仿真波形,其中時鐘周期clk為1ms,載波f1周期為2ms,載波f2周期為12ms,碼元周期date為12ms。當(dāng)然,在實際的編寫過程中,也少不了摸索和嘗試,必要的時候也會去請教一些熟悉這方面工作的高手。 end if。 then 下列操作都在時鐘上升沿進行 if start=39。 elsif q=35 then q=0。 基帶信號(輸出)end signal1。而q2在0與11之間循環(huán)計數(shù),當(dāng)q2小于等于5時,f2為高電平,當(dāng)q2大于等于6且小于等于11時,f2為低電平,f2的周期為12個時鐘周期,從而達到十二分頻的目的。process(f1,f2) 此進程完成載波信號的輸出beginclk_out2=f1。039。139。 改變q1后面的數(shù)字可以改變,載波f1的頻率 else f2=39。039。 end DIV。、分頻器與信號發(fā)生器設(shè)計、基于VHDL語言的分頻程序library ieee。實體共有1個滑窗控制計數(shù)器q和12個滑窗計數(shù)器q1至q12,滑窗控制計數(shù)器控制滑窗計數(shù)器依次清零,例如:滑窗計數(shù)器q1在滑窗控制計數(shù)器q=0時清零,而q2則在q=1時清零,目的是使滑窗計數(shù)器依次延時一個時鐘周期開始計數(shù)。 when 11 = y =y12。end process?!?省略部分與上下相同,完成滑窗q3至q11的判決輸出 if q12=10 then 當(dāng)q12=10時if m12=PulseNum_TH then y12=39。 當(dāng)q1 =11時m1計數(shù)器清零end if。 m12 = m12 +1。 或x_dly1 =39。 如果x_dly1 =39。event and clk=39。 m6=0。039。 當(dāng)滑窗控制計數(shù)器為1時,滑窗計數(shù) else 器q2清零 q2=q2+1。時,計數(shù)器清零 elsif clk39。 q7=0。process(clk,q,start) 此程序使滑窗計數(shù)器q1至q12分別進行循環(huán)計數(shù)begin if start=39。 其余時候計數(shù)器+1 end if。139。 滑窗計數(shù)器1signal q2:integer range 0 to CntNum_Bclk。port(clk :in std_logic。實體開始工作后,每當(dāng)檢測到一個時鐘上升沿時,判斷輸入的基帶數(shù)據(jù)信號,當(dāng)信號為‘0’時,將載波信號f1輸出到輸出端口‘fsk’,當(dāng)信號為‘1’時,將載波信號f2輸出到端口‘fsk’。139。139。architecture behav of FSKmod is behav是結(jié)構(gòu)體名begin 此進程完成對基帶信號的FSK調(diào)制process(clk,x) beginif clk39。use 。第四章 基于VHDL語言的2FSK調(diào)制解調(diào)設(shè)計 圖4-1為本調(diào)制解調(diào)設(shè)計的系統(tǒng)頂層。假設(shè)上支路低通濾波器輸出為x1,下支路低通濾波器輸出為x2,則判決準(zhǔn)則是: (3-2)圖3-3 相干解調(diào)法原理框圖接收信號經(jīng)過并聯(lián)的兩路帶通濾波器進行濾波與本地相干載波相乘和包絡(luò)檢波后,進行抽樣判決,判決的準(zhǔn)則是比較兩路信號包絡(luò)的大小。第三章 2FSK調(diào)制解調(diào)基本原理、2FSK的調(diào)制原理頻移鍵控是利用載波的頻率變化來傳遞數(shù)字信息。實體的標(biāo)識符是entity,實體以entity開頭,以end結(jié)束。當(dāng)硬件電路的設(shè)計描述完成以后,VHDL 語言允許采用多種不同的器件結(jié)構(gòu)來實現(xiàn)。VHDL 語言設(shè)計方法靈活多樣,既支持自頂向下的設(shè)計方式,也支持自底向上的設(shè)計方法; 既支持模塊化設(shè)計方法,也支持層次化設(shè)計方法。但如果系統(tǒng)比較大,這樣的原理電路圖可能要幾千張、幾萬張甚至更多。目前,Quartus II支持與Candence、Exemplarlogic、Metro Graphics、Synopsys等公司所提供的EDA工具接口。EDA技術(shù)就是以計算機為工具,設(shè)計者在EDA軟件平臺上,用硬件描述語言HDL完成設(shè)計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于特定目標(biāo)芯片的適配編譯、邏輯映射和編程下載等工作。頻率選擇法一般是相位不連續(xù)的FSK信號,相位不連續(xù)的FSK信號一般由兩個不同頻率的振蕩器長生,由基帶信號控制著兩個頻率信號的輸出。因此,數(shù)字調(diào)制信號也稱為鍵控信號。因此,為了使基帶信號能利用這些信道進行傳輸,必須使代表信息的原始信號經(jīng)過一種變換得到另一種新信號,這種變換就是調(diào)制?;贔PGA的FSK調(diào)制與解調(diào)有詳細代碼和注釋畢業(yè)論文目 錄摘 要 IAbstract II第一章 緒論 1第二章EDA技術(shù)簡介 Quartus II簡介 QuartusII開發(fā)系統(tǒng)的特點 VHDL語言簡介 VHDL 語言的特點 VHDL語言的基本結(jié)構(gòu) 本章小結(jié) 6第三章 2FSK調(diào)制解調(diào)基本原理 2FSK的調(diào)制原理 2FSK的解調(diào)原理 本章小結(jié)
點擊復(fù)制文檔內(nèi)容
職業(yè)教育相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1