freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

計算機組成原理專業(yè)復(fù)習-在線瀏覽

2025-06-04 12:31本頁面
  

【正文】 23?浮點數(shù)表示中的隱藏位技術(shù)的作用是什么?在什么時刻完成對隱藏位的處理?當尾數(shù)選用補碼表示時,,才能滿足規(guī)格化表示的要求。 (2)隱藏位是指可以把規(guī)格化浮點數(shù)的尾數(shù)最高位的值(原碼時為1,補碼時為與符號位相反)省去,以提高一位二進制尾數(shù)的表示精度。 (3)*21。(2)組成:1)算術(shù)邏輯運算部件ALU;2)一組通用寄存器;3)乘商寄存器(專用的串行寄存器);4)實現(xiàn)各部件之間的相互連接和數(shù)據(jù)傳送的多路選擇器,以及接受外部數(shù)據(jù)輸入和送出運算結(jié)果的邏輯電路。?運算器使用多累加器的好處是什么?乘商寄存器的基本功能是什么?解:(1)ALU提供加、減、與、或、異或等算術(shù)運算和邏輯運算。(3)乘商寄存器的最基本功能是支持硬件乘法和除法指令的快速運算。在除法指令運算時,開始存被除數(shù)的地位部分,最后則是商。,包括輸入輸出數(shù)據(jù)和基本控制信號。解:(1)寄存器尋址,形式地址為寄存器名(或編號),寄存器中的內(nèi)容為操作數(shù);(2)寄存器間接尋址,形式地址為寄存器名(或編號),寄存器中的內(nèi)容為操作數(shù)的地址,再讀一次內(nèi)存得到操作數(shù)。(4)堆棧尋址,通常形式地址為將寫入堆棧的、或接收堆棧讀出內(nèi)容的寄存器名(或編號),指令中不直接給出內(nèi)存地址,用默認堆棧指針SP,修改SP操作。解:(1)ADD R0,R1:指令中給出操作碼和R0、R1的編號;指令執(zhí)行步驟:1)程序計數(shù)器(PC)的內(nèi)容送地址寄存器;2)讀內(nèi)存,讀出內(nèi)容送指令寄存器(IR);PC內(nèi)容+1(增量);3)R0、R1送ALU,ALU執(zhí)行加運算,運算結(jié)果存回R0寄存器;保存運算結(jié)果的特征狀態(tài);4)檢查有無中斷請求,有,則響應(yīng)中斷,無則轉(zhuǎn)入下一條指令的執(zhí)行過程。指令的執(zhí)行步驟:1)程序計數(shù)器(PC)的內(nèi)容送地址寄存器;2)讀內(nèi)存,讀出內(nèi)容送指令寄存器(IR);PC內(nèi)容+1(增量);3)執(zhí)行條件轉(zhuǎn)移指令時,要判別指定的條件,若為真,才執(zhí)行:尚未修改的PC內(nèi)容送ALU,相對轉(zhuǎn)移偏移值送ALU, ALU執(zhí)行加操作,結(jié)果送入PC;否則順序執(zhí)行下條指令。 (2)區(qū)別在于:子程序調(diào)用指令轉(zhuǎn)移后還有個對應(yīng)的返回的操作;二一般轉(zhuǎn)移指令不涉及轉(zhuǎn)移后是否和如何再次返回。解:組合邏輯控制器由以下幾個部件組成:(1)由組合邏輯電路組成的時序控制信號產(chǎn)生部件直接形成并提供控制計算機各部件協(xié)同運行所需要的時序控制信號。,通常有哪5種得到下一條微指令地址的方式?(p163)。(2)不同之處:1)處理指令執(zhí)行步驟方法不同:組合邏輯控制器是利用節(jié)拍發(fā)生器的節(jié)拍信號區(qū)分指令執(zhí)行步驟;而微程序控制器是通過微指令地址的銜接區(qū)分指令執(zhí)行步驟;2)提供控制信號的方案不同:組合邏輯控制器采用組合邏輯電路直接產(chǎn)生控制信號;微程序控制器是通過微地址譯碼器找到控存單元,取出的微指令才是控制信號。(略)三、多級結(jié)構(gòu)的存儲器系統(tǒng)?什么是多級結(jié)構(gòu)存儲器相同中的一致性原則和和包含性原則?解:(1)多級結(jié)構(gòu)的存儲器是建立在局部性原理之上的,即即在一小段時間內(nèi)運行的程序只使用少量的指令和數(shù)據(jù),而該指令和數(shù)據(jù)又往往集中在存儲器的一小片存儲區(qū)中,且順序執(zhí)行較轉(zhuǎn)移執(zhí)行比例大。 (2)一致性原則是指保存在不同級的存儲器中的同一數(shù)據(jù)必須有相同的值。?使用多體結(jié)構(gòu)的主存儲器的目的?解:(1)采用三級結(jié)構(gòu)的目的是:Cache主存層次結(jié)構(gòu)用于解決CPU與主存間速度不匹配問題,使系統(tǒng)具有主存容量和接近于Cache速度;虛擬存儲器主存層次結(jié)構(gòu)用于解決主存容量小、運行成本高的問題,使系統(tǒng)具有輔存容量和接近主存速度,且造價和運行成本低。?各自主要應(yīng)用在什么地方?(略P266)、高速緩存、虛存各自的組成及優(yōu)缺點。(2)比較:1)在存取時間上高速緩存最快,虛存最慢,主存在其間;2)在處處容量上高速緩存最小,虛存最大,而主存在其間;3)在存儲成本上高速緩存最高,虛存最低,
點擊復(fù)制文檔內(nèi)容
教學(xué)教案相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1