【正文】
用VHDL硬件描述語言的形式來進行數(shù)字系統(tǒng)的設(shè)計方便靈活,利用EDA軟件進行編譯優(yōu)化仿真極大地減少了電路設(shè)計時間和可能發(fā)生的錯誤,降低了開發(fā)成本,這種設(shè)計方法在數(shù)字系統(tǒng)設(shè)計中發(fā)揮越來越重要的作用。在設(shè)計中要求我要有耐心和毅力,還要細心,稍有不慎,一個小小的錯誤就會導(dǎo)致結(jié)果的不正確,而對錯誤的檢查要求我要有足夠的耐心,通過這次設(shè)計和設(shè)計中遇到的問題,也積累了一定的經(jīng)驗,對以后從事集成電路設(shè)計工作會有一定的幫助。八、實驗總結(jié)開始做設(shè)計時總是會犯一些錯誤,只有經(jīng)過不停的改錯不停的編譯得到正確的程序說明了作為軟件編程人員是不能粗心大意的,一個程序的質(zhì)量的高低與你細心與否有著一定的聯(lián)系。3. 。七、實驗連線A) 輸入接口1. 秒表的歸零,啟動信號RESET、START的管腳分別連接按鍵開關(guān)。 end process。6FH when others=led=0000000。27H when1000=led=1111111。6DH when0110=led=1111101。4FH when0100=led=1100110。06H when0010=led=1011011。architecture a of deled isbegin process(num) begin case num is when0000=led=0111111。 led:out std_logic_vector(6 downto 0))。use 。:數(shù)碼管驅(qū)動電路,驅(qū)動數(shù)碼管發(fā)光。 end process。 end case。 when 5=sel=101。 when 4=sel=100。 when 3=sel=011。 when 2=sel=010。 when 1=sel=001。 case temp is when 0=sel=000。 else temp=temp + 1。and clk39。 elsif (clk=39。 sel=000。13