【摘要】唐山學(xué)院畢業(yè)設(shè)計(jì)設(shè)計(jì)題目:基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)系別:信息工程系2020年6月10日基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)摘要
2024-09-01 19:33
【摘要】唐山學(xué)院畢業(yè)設(shè)計(jì)設(shè)計(jì)題目:基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)系別:信息工程系2022年6月10日基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)摘要DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)
2025-06-23 12:30
2024-09-04 18:20
【摘要】唐山學(xué)院畢業(yè)設(shè)計(jì)設(shè)計(jì)題目:基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)系別:信息工程系班級(jí):姓 名:指導(dǎo)教師:
2025-01-19 12:55
【摘要】唐山學(xué)院畢業(yè)設(shè)計(jì)設(shè)計(jì)題目:基于DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)系別:信息工程系班級(jí):姓名:
2025-06-09 15:30
【摘要】湖南工學(xué)院畢業(yè)設(shè)計(jì)1第1章緒論系統(tǒng)背景隨著科技的不斷發(fā)展,電子技術(shù)獲得了飛速的發(fā)展,有力的推動(dòng)了生產(chǎn)力的發(fā)展和社會(huì)信息化程度的提高,電子行業(yè)也經(jīng)歷著日新月異的變化。90年代后期,出現(xiàn)了以高級(jí)語言描述、系統(tǒng)級(jí)仿真和綜合技術(shù)為特征的第三代EDA工具,極大地提高了系統(tǒng)設(shè)計(jì)的效率,使廣大的電子設(shè)計(jì)師開始實(shí)現(xiàn)“概念驅(qū)動(dòng)工程”
2024-12-07 19:32
【摘要】基于DDS技術(shù)三相正弦信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)中文摘要本設(shè)計(jì)是基于EDA技術(shù),在QuartusII開發(fā)平臺(tái)上,采用自頂向下的設(shè)計(jì)方法設(shè)計(jì),主芯片采用EP2C5T144C8。以在FPGA中嵌入的8051單片機(jī)軟核為控制核心,設(shè)計(jì)完成
2024-12-06 16:43
【摘要】基于DDS的精密正弦信號(hào)發(fā)生器的設(shè)計(jì)I基于DDS的精密正弦信號(hào)發(fā)生器的設(shè)計(jì)摘要本設(shè)計(jì)采用了直接數(shù)字頻率合成(DDS)技術(shù)來實(shí)現(xiàn)。側(cè)重?cái)⑹隽擞肍PGA來完成直接數(shù)字頻率合成器(DDS)的設(shè)計(jì),DDS由相位累加器和正弦ROM查找表兩個(gè)功能塊組成,其中ROM查找表由兆功能模塊LPM_ROM
2024-12-07 19:33
【摘要】目錄摘要Abstract第1章前言 1第2章直接數(shù)字頻率合成器(DDS)的概述 2DDS的基本結(jié)構(gòu) 2DDS的基本原理 2DDS的性能特點(diǎn) 3DDS的應(yīng)用 3第3章設(shè)計(jì)方案論證與分析 3信號(hào)模塊 3 3顯示模塊 3鍵盤輸入模塊 3系統(tǒng)各模塊的最終方案 3第4章系統(tǒng)總體設(shè)計(jì) 3
2025-06-25 08:41
【摘要】一、 課程設(shè)計(jì)成績(jī)?cè)u(píng)定表 2二、 設(shè)計(jì)任務(wù)書 3三、 設(shè)計(jì)框圖及電路系統(tǒng)概述 3四、 各單元電路的設(shè)計(jì)方案及原理說明 5五、 調(diào)試過程及結(jié)果分析 8六、 題目實(shí)施的管理方法和人員分工 9七、 器件價(jià)格清單 9八、 設(shè)計(jì)、安裝及調(diào)試中的體會(huì)及建議 10九、 使用說明 11十、 參考文獻(xiàn) 13一、課程設(shè)計(jì)成績(jī)?cè)u(píng)定表姓
2025-07-03 08:03
【摘要】基于FPGA的基于DDS技術(shù)的信號(hào)發(fā)生器設(shè)計(jì)學(xué)院:電信學(xué)院專業(yè):
2024-09-01 19:23
【摘要】JIANGSUUNIVERSITYOFTECHNOLOGYFPGA技術(shù)實(shí)驗(yàn)報(bào)告基于FPGA的基于
2025-06-21 15:39
【摘要】I基于DDS與單片機(jī)的信號(hào)發(fā)生器的設(shè)計(jì)參賽隊(duì)員:陳天元楊維龍王偉健選題:信號(hào)源的設(shè)計(jì)和制作(B題)摘要在信號(hào)發(fā)生器的設(shè)計(jì)中,傳統(tǒng)的用分立元件或通用數(shù)字電路元件設(shè)計(jì)電子線路的方法設(shè)計(jì)周期長(zhǎng),花費(fèi)大,可移植性差。本設(shè)計(jì)是用直接數(shù)字頻率合成器(DDS)。
2024-09-02 13:44
2025-07-07 04:25