【正文】
Y (a) 電路 (b ) 符號 D ABY ?TTL OC門 ABY ?必須外接負載電阻和電源才能正常工作 CMOS TSL門 1 1 EN A EN T P2 T P1 Y T N1 T N2 A EN Y +V DD (a) 電路 (b ) 符號 V SS 0?EN , AY ? 1?EN , Y = Z TTL TSL門 0?EN , BAY ?? 1?EN , Y = Z 結(jié)論:電路的輸出有高阻態(tài)、高電平和低電平 3種狀態(tài)。 1 Y A B + V 39。 ( 7) CMOS電路容易受靜電感應(yīng)而擊穿 , 在使用和存放時應(yīng)注意靜電屏蔽 , 焊接時電烙鐵應(yīng)接地良好 , 尤其是 CMOS電路多余不用的輸入端不能懸空 , 應(yīng)根據(jù)需要接地或接高電平 。 ( 5) CMOS集成電路的集成度比 TTL電路高 。 ( 4) CMOS電路的功耗比 TTL電路小得多 。 ( 2) CMOS帶負載的能力比 TTL電路強 。 4 帶負載能力強。 2 可以實現(xiàn)線與功能。 DD R D 外接 A B amp。 amp。 使能端 控制端有小圓圈者為低電平有效 。 ② EN=0時, TP TN2均導(dǎo)通,TP TN1構(gòu)成反相器。 導(dǎo)通電阻只有幾百歐 。 關(guān)斷電阻在 109Ω以上 。 TTL系列集成電路 CMOS集成門電路 CMOS集成電路的許多最基本的邏輯單元都是用P溝道增強型 MOS管 TP和 N溝道增強型 MOS管 TN按照互補對稱形式連接起來構(gòu)成的,具有電壓控制、功耗極小、連接方便等一系列優(yōu)點。 ④ 74LS:低功耗肖特基系列,是在 74S系列基礎(chǔ)上改進得到的,其典型電路與非門的平均傳輸時間 tpd= 9ns,平均功耗 P= 2mW。 ② 74H:高速系列,是在 74系列基礎(chǔ)上改進得到的,其典型電路與非門的平均傳輸時間 tpd= 6ns,平均功耗 P= 22mW。 ③ 構(gòu)成數(shù)據(jù)總線:讓各門的控制端輪流處于低電平,即任何時刻只讓一個 TSL門處于工作狀態(tài),而其余 TSL門均處于高阻狀態(tài),這樣總線就會輪流接受各 TSL門的輸出。 TSL門的應(yīng)用 ① 作多路開關(guān):E=0時,門 G1使能, G2禁止,Y=A; E=1時,門 G2使能, G1禁止, Y=B。 CDABDCBAYYY ???????? 21三態(tài)門,簡稱 TSL門 特點 : 加上使能端及控制信號。 OC門的主要特點:可以線與連接。 Y? 在 TTL或非門的中間級加上一個反相器 ,變成或門; AB A + B≥ 1 1AB ≥ 1 YY=A+B=A+B ? 把 TTL或非門的輸入端換成多發(fā)射極三極管 , 便可得 TTL與或非門 。 ? 在 TTL與非門的中間級加上一個反相器 ,變成與門; (三 )TTL與門、或門及與或非門 AB ABamp。 14 13 1 2 1 1 1 0 9 8 7 4 L S0 4 1 2 3 4 5 6 7 V CC 4 A 4 Y 5 A 5 Y 6 A 6 Y 1 A 1 Y 2 A 2 Y 3 A 3 Y G N D 反相器 7 4 L S0 4 的引腳排列圖 T 4 A R 1 3k Ω T 3 T 2 T1 Y R 4 100 Ω + V CC T 5 R 2 750 Ω R 3 360 Ω R 5 3k Ω TT L 反相器電路 TTL門電路 (一 )TTL與非門 多發(fā)射極三極管 保護二極管 ? A、 B中只要有一個為 0, Y為 1; ? A、 B只有均為 1,Y才為 0。 5. ICCL輸出為低電平時的電源電流 , 給出最大值和典型值 。 3. IOS輸出端短路電流 , 給出最大 、 最小值 。 1. IIH輸入為高電平時的最大輸入電流 。通常把這個不允許超過的界限稱為 噪聲容限 。 uB1 導(dǎo)通 導(dǎo)通 DE段: uI繼續(xù)增加 , T T4均導(dǎo)通, T