freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

word版可編輯-數(shù)字信號(hào)傳輸特性測(cè)試報(bào)告電子設(shè)計(jì)大賽精心整理-wenkub.com

2025-03-24 23:46 本頁(yè)面
   

【正文】 測(cè)試結(jié)論根據(jù)上述測(cè)試數(shù)據(jù)與仿真結(jié)果,作品的各項(xiàng)指標(biāo)全部達(dá)到了題目要求,而且均完成了發(fā)揮部分的要求。 低通濾波器測(cè)試結(jié)果:() 頻率/輸出截止頻率輸出:V ; 頻率:KHZ100k40/60/80/ 100/120140200k500k分析:由以上數(shù)據(jù)可知,各個(gè)濾波器的截止頻率均與要求相符合,且誤差較小。硬件軟件聯(lián)調(diào):將各個(gè)模塊電路與FPGA及CPLD連接,進(jìn)行總體調(diào)試。軟件仿真測(cè)試:m序列數(shù)字信號(hào)發(fā)生電路在CPLD上完成。圖13 位同步系統(tǒng)的FPGA 電路圖電路圖模塊說(shuō)明: FRE_DIVIDER_50——50 分頻器;TIME_CAPTURE——定時(shí)信息提取器;MODULE_REGISTER——分頻值寄存器;MODULE_DIVIDER——可變模分頻器。 q :OU T STD_LOGIC) 。電路原理圖為: 圖10 加減運(yùn)算電路原理圖 信號(hào)顯示電路 在FPGA上完成數(shù)字信號(hào)分析電路,提取出同步信號(hào)。圖X 系統(tǒng)總體框圖數(shù)字信號(hào)發(fā)生與數(shù)字信號(hào)分析電路在CPLD與FPGA上完成。3電路與程序設(shè)計(jì)系統(tǒng)總體框圖如圖7所示,兩個(gè)CPLD分別產(chǎn)生待傳輸?shù)臄?shù)字信號(hào)和偽隨機(jī)信號(hào)。的周期性脈沖,然后經(jīng)控制器再送人分頻器,輸出位同步脈沖序列.若接收碼元的速率為F(波特),則要求位同步脈沖的重復(fù)速率也為F(Hz).這里,晶振的振蕩頻率設(shè)計(jì)在2nF(Hz),由晶振輸出經(jīng)整形得到的窄脈沖的頻率為,lF(Hz),經(jīng)添加或扣除脈沖和或門(mén)并,1次分頻后,可得重復(fù)頻率為F(Hz)的位同步信號(hào).如果接收端晶振輸出經(jīng)n次分頻后,不能準(zhǔn)確地和接收到的碼元同頻同相,這時(shí)就要根據(jù)相位比較器輸出的誤差信號(hào),通過(guò)控制器對(duì)分頻器進(jìn)行調(diào)整.由相位比較器輸出的加、減脈沖控制信號(hào)來(lái)相應(yīng)他增加或扭除脈沖,即相應(yīng)的加快或者延遲了分頻器(實(shí)際上是一個(gè)計(jì)數(shù)器,記滿凡個(gè)脈沖后電平翻轉(zhuǎn))記滿廳個(gè)脈沖的時(shí)間,從而調(diào)整了位同步輸出信號(hào)的相位. 眼圖顯示方法 眼圖顯示采用即時(shí)顯示方法。 找到了m 序列本原多項(xiàng)式與狀態(tài)轉(zhuǎn)移矩陣T 之間的關(guān)系,進(jìn)一步獲得了m 序列與本原多項(xiàng)式與反饋函數(shù)之間的關(guān)系,這樣就可以直接從m 序列本原多項(xiàng)出發(fā),在FPGA 中實(shí)現(xiàn)m 序列移位寄存器結(jié)構(gòu),產(chǎn)生m 序列。
點(diǎn)擊復(fù)制文檔內(nèi)容
公司管理相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖片鄂ICP備17016276號(hào)-1