freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

基于fpga的vga顯示控制器設計與圖像顯示-資料下載頁

2024-11-10 03:47本頁面

【導讀】Verilog硬件描述語言下,設計了VGA顯示控制器。該VGA圖象顯示控制器是用模塊設。工設計方法并成為主要的設計手段。目前,Verilog語言已經(jīng)成為各家EDA工具和集成。界經(jīng)歷了巨大的飛躍。集成電路的設計正朝著速度快、性能高、容量大、體積小和微功。耗的方向發(fā)展,這種發(fā)展必將導致集成電路的設計規(guī)模日益增大。

  

【正文】 blue[2:0]=bg[8:6]。 end else if( (350hcount)amp。amp。(hcount400)amp。amp。(t5vcount)amp。amp。(vcountt5+50) )//方格 11 begin red[2:0]=bg[2:0]。 green[2:0]=bg[5:3]。 blue[2:0]=bg[8:6]。 end else if( (300hcount)amp。amp。(hcount350)amp。amp。(t6vcount)amp。amp。(vcountt6+50) )//方格 12 begin red[2:0]=bg[2:0]。 green[2:0]=bg[5:3]。 blue[2:0]=bg[8:6]。 end else begin red[2:0]=0。 green[2:0]=0。 blue[2:0]=0。 end 139。b0: if((100hcount)amp。amp。(hcount150)amp。amp。(t2vcount)amp。amp。(vcountt2+50) )//方格 1 begin red[2:0]=0。// green[2:0]=339。b101。 blue[2:0]=0。 end else if( (300hcount)amp。amp。(hcount350)amp。amp。(t2vcount)amp。amp。(vcountt2+50) )//方格 12 begin red[2:0]=bg[2:0]。 green[2:0]=bg[5:3]。 blue[2:0]=bg[8:6]。 end else if( (450hcount)amp。amp。(hcount500)amp。amp。(t2vcount)amp。amp。(vcountt2+50) )//方格 7 begin red[2:0]=0。// green[2:0]=0。 blue[2:0]=339。b101。 end else if( (400hcount)amp。amp。(hcount450)amp。amp。(t2vcount)amp。amp。(vcountt2+50) )//方格 8 begin red[2:0]=0。//紅 green[2:0]=0。 blue[2:0]=339。b101。 end else begin red[2:0]=0。 green[2:0]=0。 blue[2:0]=0。 end endcase end 239。d1: begin red[2:0]=v_dat[2:0]。 green[2:0]=v_dat[5:3]。 blue[2:0]=v_dat[8:6]。 end //選擇豎彩條 239。d2: begin red[2:0]=h_dat[2:0]^v_dat[2:0]。 green[2:0]=h_dat[5:3]^v_dat[5:3]。 blue[2:0]=h_dat[8:6]^v_dat[8:6]。end//產(chǎn)生棋盤格 239。d3: begin red[2:0]=h_dat[2:0]~^v_dat[2:0]。 green[2:0]=h_dat[5:3]~^v_dat[5:3]。 blue[2:0]=h_dat[8:6]~^v_dat[8:6]。 end//產(chǎn)生棋盤格 endcase end always @(posedge clk) //產(chǎn)生豎彩條 begin if(h_video_onamp。amp。v_video_on) if(hcount 43) v_dat = 939。b0。 else if(hcount 123) v_dat = 939。b011011011。 //白 else if(hcount 203) v_dat = 939。b011011000。 //青 else if(hcount 283) v_dat = 939。b011000011。 //粉 else if(hcount 363) v_dat = 939。b011000000。 //藍 else if(hcount 443) v_dat = 939。b000011011。 //黃 else if(hcount 523) v_dat = 939。b000011000。 //綠 else if(hcount 603) v_dat = 939。b000000011。 //紅 else v_dat = 939。b0。 //黑 end always @(posedge clk) //產(chǎn)生橫彩條 begin if(h_video_onamp。amp。v_video_on) if(vcount 34) h_dat = 939。b0。 else if(vcount 94) h_dat = 939。b001001001。 //白 else if(vcount 154) h_dat = 939。b011011000。 //青 else if(vcount 214) h_dat = 939。b011000011。 //粉 else if(vcount 274) h_dat = 939。b011000000。 //藍 else if(vcount 334) h_dat = 939。b000011011。 //黃 else if(vcount 394) h_dat = 939。b000011000。 //綠 else if(vcount 454) h_dat = 939。b000000011。 //紅 else h_dat = 939。b0。 //黑 end endmodule 總結 用 FPGA 來控制 VGA,充分發(fā)揮了 FPGA 可重構的優(yōu)勢,克服了以往通用處理器體系結構不易修改、體積較大等弊端。通過塊 RAM 來存儲漢字的信息,實現(xiàn)了基于 FPGA 的漢字顯示,方便了漢字信息的寫入以及顯示內(nèi)容的更新和修改,可以使?jié)h字的顯示脫離 PC 機控制,減小了控制器的體積,對各種便攜式設備、小型嵌入式系統(tǒng)的實現(xiàn)具有現(xiàn)實意義和工程價值。 利用可編程邏輯器件可以很方便地實現(xiàn)數(shù)字系統(tǒng)設計,基于 FPGA 器件的 VGA 控制器可以實現(xiàn)顯示器的實時顯示。該系統(tǒng)性能高低取決 于系統(tǒng)設計方案,硬件描述語言設計以及開發(fā)工具的性能。 隨著 VGA 接口的廣泛使用,這種結合 FPGA 的 系統(tǒng)級設計方法已經(jīng)展現(xiàn)優(yōu)勢。從整個設計流程來看,系統(tǒng)的靈活性強,可靠性高,設計周期大大縮減,成本降低,且系統(tǒng)的可擴展性強。未來, VGA 接口的圖像與視頻監(jiān)控系統(tǒng)應用將會很有市場。 4 實訓心得 這 次課程設計讓我對 EDA 軟件工具 Quartus II 的運用有了更深一面的認識。通過對VGA 的學習以及設計,我認識到了 VGA 的工作原理以及關于 Verilog VHL 的簡單語言思維。本想讓這設計能顯示出圖片與文字,但學識還 未成熟,很遺憾這最后的一個課程設計沒有能突破自己的計劃。但是,很高興能認識到這門具有非常強悍潛力的知識,這門技術的背后非常的廣闊,需要更多的知識和創(chuàng)造力。 參 考 文 獻 [1]張壓平,賀占莊 .基于 FPGA 的 VGA 顯示模塊設計 [J].計算機技術與發(fā)展, 2020, 17( 6) . [2]董兵,朱齊丹,文睿 .基于 PFGA 的 VGA 圖像控制器的設計與實現(xiàn) [J].應用科技,2020, 33. [3]張偉,包烏日吐,閆玉娥 .FPGA 內(nèi)部塊 RAM 的應用技巧 [J].微處理機, 2020( 6) . [4]潘松,黃繼業(yè) .EDA 技術與 Verilog [M].北京:清華大學初版設, 2020: 2226. [5]王誠,薛小剛,鐘信潮 .FPGA/CPLD 設計工具 Xilinx ISE 使用詳解 [M].北京:人民郵電出版社, 2020: 28. [6]VGA[EB/OL]. [7]袁文波,張皓,唐鎮(zhèn)中 .FPGA 應用開發(fā) 從實踐到提高 [M].中國電力出版社, 2020. [8]北京理工大學 ASIC 研究所. Verilog 語言 10 0 例詳解北京 [M].清 華大學出版社 , 1999. [9]劉樂善,微型計算機接口技術與應用 [M].華中科技大學初版設, 1999. [10]徐志軍,徐光輝 .CPLD/FPGA 的開發(fā)與應用 [M].北京:電子工業(yè)出版社 2020. [11]楊飛 .視頻檢測中 FPGA 圖像采集預處理系統(tǒng)設計: [碩士學位論文 ] [M].南京:河海大學 2020. [12]求是科技 .VHDL 應用開發(fā)技術 [M].人民郵電出版社 .2020. [13]趙鑫,蔣亮,齊兆群,李曉凱 .Verilog 與數(shù)字電路設計 [M].機械工業(yè)出版社 .202059. [14]侯伯亨,顧新 . Verilog 硬件描述語言與數(shù)字邏輯電路設計 [M].西安電子科技大學出版, 1999. [15]趙峰,嵌入式系統(tǒng)設計與實踐 [M].上海交通大學初版設, 2020. [16]何惠如 ,王燕瓊.使用硬件描述語言 Verilog 設計硬件電路 [J].信息技術, 2020 年 04期 . [17]李經(jīng)智, EDA 技術及其應用 [J].齊齊哈爾大學學報, 2020 年 03 期 . [18]王道憲, Verilog 電路設計技術 [M].國防工業(yè)出版社 .2020. [19]趙俊超 . 集成電路設計 Verilog 教程 [M]. 北京 : 北京希望電子出版社 . [20]曾繁泰 ,陳美金 . Verilog 程序設計 [M].北京 :清華大學出版社 ,2020. [21]張文愛等 .基于 FPGA 的高分辨率 VGA 顯示控制器的設計 [J].現(xiàn)代顯示 ,2020(9):5558. [22]渥倫斯基 .李仁發(fā)譯 . Verilog 數(shù)字系統(tǒng)設計 [M].北京 :電子工業(yè)出版社 ,2020. [23]Chris Chinnock. Microdisplays and their applications [J].Information Display, 2020,17(10) 2225. [25] 劉會通 .利用 SVGA 實現(xiàn)紅外全灰度圖像的實時顯示 [J].華中科技大學學報, 2020,31(12) [26] 徐欣 , 于紅旗 , 易凡 , 盧啟中 .基于 FPGA 的嵌入式系統(tǒng)設計 [M]. 2020. [27] 王阿川 .基于 FPGA 高速圖像采集卡的研制 [J] .電子器件 2020(6).
點擊復制文檔內(nèi)容
高考資料相關推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1