freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

電容在高速pcb設(shè)計(jì)中的應(yīng)用-資料下載頁(yè)

2025-06-30 08:03本頁(yè)面
  

【正文】 計(jì)算出特性阻抗。(Impedance輸入目標(biāo)阻抗的話,則會(huì)計(jì)算線寬。)差分阻抗 勾選Differential Mode 設(shè)定層結(jié)構(gòu)和材料物質(zhì)。 Coupling Type設(shè)定結(jié)合類型。(NONE: 不耦合,EDGE:同層耦合,BROADSIDE:鄰接層耦合) 因?yàn)樵O(shè)定線寬的話,確定差分阻抗或者spacing任何一個(gè),選擇Spacing單擊OK按鈕,差分阻抗被計(jì)算。(如果想指定差分阻抗的,設(shè)定DiffZ0,調(diào)節(jié)線寬和spacing。)― 參考1 ―層結(jié)構(gòu)計(jì)算過阻抗之后,可以通過PCB Editor菜單的File Export Techfile技術(shù)文件進(jìn)行保存,再利用。根據(jù)這個(gè),可以通過程序庫(kù)管理本公司阻抗設(shè)計(jì)的經(jīng)驗(yàn)技術(shù)。、在Electrical Constraints中計(jì)算阻抗PCB Editor菜單的Setup Constraint單擊Electrical constraint sets按鈕,選擇DiffPair Valuetab,并且單擊Calculator按鈕。能用上述方法計(jì)算差動(dòng)阻抗時(shí),層結(jié)構(gòu)Layout Cross Section是已經(jīng)設(shè)定,不能修改的。、在View Trace Model Parameters中計(jì)算阻抗SigXplorer菜單的Edit Add Part,Model Type Filter選擇Interconnect,選擇想使用的傳送線路模型,界面配置。 以SigXplorer畫面的參數(shù)界面,設(shè)定層構(gòu)成和材料屬性,線寬和線距。 以SigXplorer畫面的參數(shù)界面,在對(duì)象模型的地方進(jìn)行單擊右鍵,選擇View Trace Parameters。 在View Trace Model Parameters界面內(nèi),F(xiàn)ield Solution Results內(nèi)Field solver cutoff frequency設(shè)定10GHz,Matrix設(shè)定Impedance,特性阻抗以矩陣形式被表示。(如果想使之表示差分阻抗的情況, Matrix設(shè)定Diff Impedance。)― 參考2 ―如果在范圍內(nèi)設(shè)定了分步或復(fù)數(shù)的價(jià)值,View Trace Model Parameters的Parameter Values會(huì)以列表的方式列出所有的數(shù)據(jù)。― 參考3 ―Field Solution Results欄,能表示以下的結(jié)果。 Capacitance Die. Conductance Inductance Linear Resistance Modal Velocity Admittance Impedance Diff Impedance NearEnd Coupling Modal Delay在Capacitance/ Die. Conductance/ Inductance/ Linear Resistance中,能夠設(shè)定頻率。各參數(shù)和特性阻抗Z0的關(guān)系本項(xiàng),使用「 View Trace Model Parameters的阻抗計(jì)算」介紹的功能,確認(rèn)各參數(shù)和特性阻抗Z0的關(guān)系。、計(jì)算單線的特性阻抗Z0和把跟各參數(shù)的關(guān)系如下圖,研究只變化一個(gè)參數(shù)的時(shí)候,特性阻抗Z0的變化。、用圖表表示在線寬W和讓特性阻抗Z0的關(guān)系~,特性阻抗Z0的變化。從這個(gè)圖表可以看出,線寬W變大,特性阻抗變小。線寬W變大的話,導(dǎo)體與參考面之間的電容C和導(dǎo)體的電感L也變大,不過,對(duì)特性阻抗Z0的影響是因?yàn)殡娙軨變大。默認(rèn)的電容C和電感L的價(jià)值。「電容C =, 電感L=286nH」、用圖表表示介電質(zhì)的厚度D1和特性阻抗Z0的關(guān)系~,特性阻抗Z0的變化。從這個(gè)圖表可以看出,介電質(zhì)厚度D1變大,特性阻抗Z0變大。因?yàn)閰⒖济媾c導(dǎo)體的距離變大,導(dǎo)體和參考面間的電容C變小。、用圖表表示讓導(dǎo)線的厚度T和跟特性阻抗Z0的關(guān)系~,特性阻抗Z0的變化。從這個(gè)圖表可以看出,導(dǎo)線的厚度T變大,特性阻抗Z0一點(diǎn)點(diǎn)變小。導(dǎo)線的厚度T變大的話,與導(dǎo)體間的電容C和導(dǎo)體的電感L也變大,不過,對(duì)特性阻抗Z0的影響因?yàn)槭请娙軨變大。、用圖表表示跟介電常數(shù)ε1和特性阻抗Z0的關(guān)系~,特性阻抗Z0的變化。從這個(gè)圖表可以看出,介電常數(shù)ε1變大,特性阻抗Z0變小。因?yàn)榻殡姵?shù)ε1變大,導(dǎo)體和參考面間的電容C變大。、用圖表表示介電常數(shù)ε2和特性阻抗Z0的關(guān)系介電常數(shù)ε2在1~5范圍內(nèi),特性阻抗Z0的變化。從這個(gè)圖表可以看出,介電常數(shù)ε2變大,特性阻抗Z0變小。因?yàn)榻殡姵?shù)ε2變大,導(dǎo)體和參考面間的電容C變大。、差分阻抗和各參數(shù)的關(guān)系下圖作為標(biāo)準(zhǔn)的層構(gòu)成的時(shí)候,計(jì)算只做一個(gè)參數(shù)變化的時(shí)候,差分阻抗的變化。、線間距S和差動(dòng)阻抗Zdiff的關(guān)系~,差分阻抗Zdiff的變化。從這個(gè)圖表可以,線間距S變大,差分阻抗Zdiff變大。因?yàn)榫€間距S變大,差分線路間的電容C變小。、導(dǎo)線的厚度T和跟差分阻抗Zdiff的關(guān)系~,差分阻抗Zdiff的變化。從這個(gè)圖表可以看出,導(dǎo)線的厚度T變大,差分阻抗Zdiff變小。導(dǎo)線的厚度T變大,導(dǎo)體與參考面間和差分線路間的電容C及導(dǎo)體的電感L也變大,對(duì)差分阻抗Zdiff的影響是因?yàn)槭菍?dǎo)體和參考面間和差分線路間的電容C變大。同時(shí),與單線比的話,差分線路間產(chǎn)生的電容,也使差分阻抗Zdiff也變大。、介電常數(shù)ε2和差分阻抗Zdiff的關(guān)系介電常數(shù)ε2在1~5范圍內(nèi),差分阻抗Zdiff的變化。從這個(gè)圖表可以看出,介電常數(shù)ε2變大,差分阻抗Zdiff變小。因?yàn)榻殡姵?shù)ε2變大,導(dǎo)體與參考面間和差分線路間的電容C變大。同時(shí),與單線比的話,差分線路間上產(chǎn)生的電容,也使差分阻抗Zdiff變大。Allegro 自動(dòng)繞線功能介紹隨著高速PCB布線的普及,只是布線的連通已經(jīng)不能達(dá)到高速PCB設(shè)計(jì)的要求,布線長(zhǎng)度要求是高速PCB會(huì)涉及到的一個(gè)基本問題。那怎樣在實(shí)際PCB布線中完成這些呢?本文檔將介紹Allegro自動(dòng)及交互繞線的兩種方法,具體請(qǐng)見下面內(nèi)容。 一、 設(shè)定好相關(guān)參數(shù)后通過Specctra進(jìn)行自動(dòng)繞線;具體命令在菜單:RouteElongation by pick,見下圖:操作步驟:1,給需要繞線的Net設(shè)定長(zhǎng)度規(guī)則 關(guān)于Net等長(zhǎng)設(shè)定這里不再做作詳細(xì)介紹,如果對(duì)這部分有疑問請(qǐng)參考help相關(guān)文檔。 我們這里舉一個(gè)比較簡(jiǎn)單的例子,對(duì)一個(gè)只有一對(duì)Pin Pair的網(wǎng)絡(luò)設(shè)定一個(gè)絕對(duì)長(zhǎng)度,可以使用EditProperties,對(duì)一個(gè)Net進(jìn)行定義,添加Propgation_Delay設(shè)定,值為:L:S:1500:1600,這個(gè)定義意思為給所選Net一個(gè)走線長(zhǎng)度限制,范圍為1500mil到1600mil之間,見下圖:設(shè)定好了,點(diǎn)擊OK推出即可??梢杂肧how Element來(lái)檢查一下設(shè)定是否OK,見下圖:2,開啟長(zhǎng)度檢查開關(guān)點(diǎn)擊菜單SetupConstraints或者直接點(diǎn)擊工具菜單 ,出現(xiàn)窗體:點(diǎn)擊Electrical constraint sets…把Propagation delay和Relative Propagation delay的狀態(tài)設(shè)為On3,點(diǎn)擊菜單自動(dòng)繞線點(diǎn)擊菜單RouteElongation by pick,然后直接點(diǎn)擊右鍵在彈出菜單中選擇Setup進(jìn)行參數(shù)設(shè)置出現(xiàn)下面窗體: 在這里可以設(shè)置自動(dòng)繞線的模式和參數(shù),Miter Corners為45度拐角。點(diǎn)擊OK退出,然后再點(diǎn)選剛才設(shè)定好的那個(gè)Net,Specctra將自動(dòng)啟動(dòng),見下圖:自動(dòng)繞線完成,見下圖:注意:License版本需要Export二、 Allegro ,交互式自動(dòng)繞線注意:此功能需要Allegro ISR Feb 04或更新補(bǔ)丁,或之后版本。Allegro ,具體在菜單RouteDelay Tune,或直接點(diǎn)擊工具欄按鈕 ,效果見下面:優(yōu)點(diǎn):操作簡(jiǎn)單,只要點(diǎn)擊鼠標(biāo),選擇模式,劃出一個(gè)框即可完成不同模式的各種繞線;大大提高了繞線工作效率;繞出來(lái)的走線比較美觀,當(dāng)然電氣特性也會(huì)好些。操作步驟:1,點(diǎn)選菜單RouteDelay Tune或點(diǎn)擊工具按鈕2,在Option中選擇相關(guān)參數(shù),以上參數(shù)用戶可以自己試一下具體效果,這里不作詳細(xì)介紹了。3,點(diǎn)擊需要繞線的起點(diǎn)4,拖動(dòng)鼠標(biāo)在合適的位置再次點(diǎn)擊左鍵確定即可,注意:在此用戶可以通過右邊走線長(zhǎng)度提示來(lái)確定具體繞線的長(zhǎng)度5,完成其它效果:差分信號(hào)自動(dòng)識(shí)別并一對(duì)線一起繞線!41 / 41
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1