freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

微機(jī)原理答案南京理工大學(xué)-資料下載頁(yè)

2025-06-28 18:08本頁(yè)面
  

【正文】 VEN: INC S7 JMP CHA SIX: INC S6 JMP CHA FIVE: INC S5 JMP CHA CHA: ADD BX,AL JNC NEXT ADC DX,0 NEXT: INC SI ;循環(huán)學(xué)生人數(shù)LOOP COMPARE MOV AX,BX MOV CX,N DIV CX MOV AVER,AX MOV AH,4CH INT 21H RET MAIN ENDP CODE ENDS END START CH04 存儲(chǔ)系統(tǒng)1.存儲(chǔ)器的哪一部分用來(lái)存儲(chǔ)程序指令及像常數(shù)和查找表一類的固定不變的信息?哪一部分用來(lái)存儲(chǔ)經(jīng)常改變的數(shù)據(jù)? 解答:只讀存儲(chǔ)器ROM;隨機(jī)存儲(chǔ)器RAM。2.術(shù)語(yǔ)“非易失性存儲(chǔ)器”是什么意思?PROM 和EPROM 分別代表什么意思? 解答:“非易失性存儲(chǔ)器”是指當(dāng)停電后信息會(huì)丟失;PROM可編程序的只讀存儲(chǔ)器PROM(Programmable ROM),EPROM可擦除的可編程的只讀存儲(chǔ)器EPROM(Erasible Programmable ROM)。3.微型計(jì)算機(jī)中常用的存儲(chǔ)器有哪些?它們各有何特點(diǎn)?分別適用于哪些場(chǎng)合? 解答: 雙極型半導(dǎo)體存儲(chǔ)器隨機(jī)存儲(chǔ)器(RAM) MOS 存儲(chǔ)器(靜態(tài)、動(dòng)態(tài)) 主存儲(chǔ)器可編程只讀存儲(chǔ)器PROM 可擦除可編程只讀存儲(chǔ)器EPROM,EEPROM 只讀存儲(chǔ)器(ROM) 掩膜型只讀存儲(chǔ)器MROM 快擦型存儲(chǔ)器存儲(chǔ)器磁盤(軟盤、硬盤、盤組)存儲(chǔ)器輔助存儲(chǔ)器磁帶存儲(chǔ)器光盤存儲(chǔ)器緩沖存儲(chǔ)器4.現(xiàn)代計(jì)算機(jī)中的存儲(chǔ)器系統(tǒng)采用了哪三級(jí)分級(jí)結(jié)構(gòu),主要用于解決存儲(chǔ)器中存在的哪些問(wèn)題? 解答:目前在計(jì)算機(jī)系統(tǒng)中通常采用三級(jí)存儲(chǔ)器結(jié)構(gòu),即使用高速緩沖存儲(chǔ)器、主存儲(chǔ)器和輔助存儲(chǔ)器,由這三者構(gòu)成一個(gè)統(tǒng)一的存儲(chǔ)系統(tǒng)。從整體看,其速度接近高速緩存的速度,其容量接近輔存的容量,而位成本則接近廉價(jià)慢速的輔存平均價(jià)格。三級(jí)結(jié)構(gòu)主要用于解決速度、容量和成本的問(wèn)題。5.試比較靜態(tài)RAM 和動(dòng)態(tài)RAM 的優(yōu)缺點(diǎn),并說(shuō)明有何種方法可解決掉電時(shí)動(dòng)態(tài)RAM 中信息的保護(hù)。解答:靜態(tài)RAM存儲(chǔ)一位信息的單元電路可以用雙極型器件構(gòu)成,也可用MOS 器件構(gòu)成。雙極型器件構(gòu)成的電路存取速度快,但工藝復(fù)雜,集成度低,功耗大,一般較少使用這種電路,而采用MOS 器件構(gòu)成的電路。靜態(tài)RAM 的單元電路通常是由6 個(gè)MOS 管子組成的雙穩(wěn)態(tài)觸發(fā)器電路,可以用來(lái)存儲(chǔ)信息“0”或者“1”,只要不掉電,“0” 或“1”狀態(tài)能一直保持,除非重新通過(guò)寫操作寫入新的數(shù)據(jù)。同樣對(duì)存儲(chǔ)器單元信息的讀出過(guò)程也是非破壞性的,讀出操作后,所保存的信息不變。使用靜態(tài)RAM 的優(yōu)點(diǎn)是訪問(wèn)速度快,訪問(wèn)周期達(dá)20~40ns。靜態(tài)RAM 工作穩(wěn)定,不需要進(jìn)行刷新,外部電路簡(jiǎn)單,但基本存儲(chǔ)單元所包含的管子數(shù)目較多,且功耗也較大,它適合在小容量存儲(chǔ)器中使用。動(dòng)態(tài)RAM與靜態(tài)RAM 一樣,由許多基本存儲(chǔ)單元按行和列排列組成矩陣。最簡(jiǎn)單的動(dòng)態(tài)RAM 的基本存儲(chǔ)單元是一個(gè)晶體管和一個(gè)電容,因而集成度高,成本低,耗電少,但它是利用電容存儲(chǔ)電荷來(lái)保存信息的,電容通過(guò)MOS 管的柵極和源極會(huì)緩慢放電而丟失信息,必須定時(shí)對(duì)電容充電,也稱刷新。另外,為了提高集成度,減少引腳的封裝數(shù),DRAM 的地址線分成行地址和列地址兩部分,因此,在對(duì)存儲(chǔ)器進(jìn)行訪問(wèn)時(shí), 總是先由行地址選通信號(hào)RAS 把行地址送入內(nèi)部設(shè)置的行地址鎖存器,再由列地址選通信號(hào)CAS 把列地址送入列地址鎖存器,并由讀/寫信號(hào)控制數(shù)據(jù)的讀出或?qū)懭?。所以刷新和地址兩次打入是DRAM 芯片的主要特點(diǎn)。動(dòng)態(tài)RAM 需要配置刷新邏輯電路, 在刷新周期中,存儲(chǔ)器不能執(zhí)行讀/寫操作,但由于它的單片上的高位密度(單管可組成)和低功耗(,而靜態(tài)RAM ),及價(jià)格低廉等優(yōu)點(diǎn),使之在組成大容量存儲(chǔ)器時(shí)作為主要使用器件。6. 計(jì)算機(jī)的電源掉電后再接電時(shí)(系統(tǒng)中無(wú)掉電保護(hù)裝置),存儲(chǔ)在各類存儲(chǔ)器中的信息是否仍能保存?試從各類存儲(chǔ)器的基本原理上來(lái)分析說(shuō)明。解答: 7. 什么是存儲(chǔ)器的位擴(kuò)充和字?jǐn)U充方式?它們分別用在什么場(chǎng)合? 解答:位擴(kuò)充如果存儲(chǔ)器芯片的容量滿足存儲(chǔ)器系統(tǒng)的要求,但其字長(zhǎng)小于存儲(chǔ)器系統(tǒng)的要求,這時(shí),就需要用多片這樣的芯片通過(guò)位擴(kuò)充的方法來(lái)滿足存儲(chǔ)器系統(tǒng)對(duì)字長(zhǎng)的要求。字?jǐn)U充如果存儲(chǔ)器芯片的字長(zhǎng)符合存儲(chǔ)器系統(tǒng)的要求,但其容量太小,就需要使用多片這樣的芯片通過(guò)字?jǐn)U充(或容量擴(kuò)充)的方法來(lái)滿足存儲(chǔ)器系統(tǒng)對(duì)容量的要求。8. 要用64K1 的芯片組成64K8 的存儲(chǔ)器需要幾片芯片? 要用16K8 的芯片組成64K8 的存儲(chǔ)器需要幾片芯片? 解答:8 片;4 片。9. 試畫出容量為4K8 的RAM 連接圖(CPU 用8088,RAM 用2114—1K*4),要求RAM 地址從0400H 開(kāi)始,并寫出各芯片的地址分配范圍。解答:地址分配范圍: C B A 端口地址12 13 14 15 A A A A 8 9 10 11 A A A A 4 5 6 7 A A A A 0 1 2 3 A A A A 0 0 0 0 0 0 0 0 y 0000H~03F FH 0 0 0 0 0 0 1 1 y 0400H~07F FH 0 0 0 0 0 1 0 2 y 0800H~0B FFH 0 0 0 0 0 1 1 3 y 0C00H~0F FFH 0 0 0 0 1 0 0 4 y 1000H~13F FH 0 0 0 0 1 0 1 5 y 1400H~17F FH 0 0 0 0 1 1 0 6 y 1800H~1B FFH 0 0 0 0 1 1 1 7 y 1C00H~1F FFH 10. 試畫出容量為12K8 的ROM 連接圖(CPU 用8088,EPROM 用2716—2K*8), 并寫出各芯片的地址分配范圍。解答: 11. 在上題基礎(chǔ)上,若要求ROM 地址區(qū)從1000H 開(kāi)始,硬件設(shè)計(jì)該如何修改?并寫出各芯片的地址分配范圍。若要求ROM 地址區(qū)從C000H 開(kāi)始,硬件設(shè)計(jì)又該如何修改? 并寫出各芯片的地址分配范圍。解答: 12.一臺(tái)8 位微機(jī)系統(tǒng)(CPU 為8088)需擴(kuò)展內(nèi)存16K,其中ROM 為8K,RAM 為8K。ROM 選用EPROM2716,RAM 選用2114,地址空間從0000H 開(kāi)始,要求ROM 在低地址,RAM 在高地址,連續(xù)存放。試畫出存儲(chǔ)器組構(gòu)圖,并寫出各芯片的地址分配范圍。解答: 13.試畫出容量為32K8 的ROM連接圖(CPU用8088, ROM地址區(qū)從8000H開(kāi)始),并寫出各芯片的地址分配范圍。(EPROM用8K8 的2764,地址線:A0~A12,數(shù)據(jù)線:O0~O7, 片選: CE ,輸出允許: * )。解答: 14.什么是高速緩沖存儲(chǔ)器?在微機(jī)中使用高速緩沖存儲(chǔ)器的作用是什么? 解答:高速緩沖存儲(chǔ)器,解決速度和成本的關(guān)系。15.何謂高速緩沖存儲(chǔ)器的命中?試說(shuō)明直接映像、全相聯(lián)映像、組相聯(lián)映像等地址映像方式的基本工作原理。解答:Cache 控制器將來(lái)自CPU 的數(shù)據(jù)讀寫請(qǐng)求,轉(zhuǎn)向Cache 存儲(chǔ)器,如果數(shù)據(jù)快已在Cache 中,稱為一次命中。直接映象方式—是每個(gè)主存地址映象到Cache 中的一個(gè)指定地址的方式稱為直接映象。全相聯(lián)映象方式是最靈活但成本最高的一種方式,如圖426 所示,它允許主存中的每一個(gè)字塊映象到Cache 存儲(chǔ)器的任何一個(gè)字塊位置上,也允許從確實(shí)已被占滿的Cache 存儲(chǔ)器中替換出任何一個(gè)舊字塊。組相聯(lián)映象方式是全相聯(lián)映象和直接映象的一種折衷方案。這種方法將存儲(chǔ)空間分成若干組,各組之間是直接映象,而組內(nèi)各塊之間則是全相聯(lián)映象。16.什么是虛擬存儲(chǔ)器?它的作用是什么? 解答:虛擬存儲(chǔ)器是建立在主存輔存物理結(jié)構(gòu)基礎(chǔ)之上,由附加硬件裝置及操作系統(tǒng)存儲(chǔ)管理軟件組成的一種存儲(chǔ)體系,它將主存和輔存的地址空間統(tǒng)一編址,形成一個(gè)龐大的存儲(chǔ)空間。在這個(gè)大空間里,用戶自由編程,完全不必考慮程序在主存是否裝得下,或者放在輔存的程序?qū)?lái)在主存中的實(shí)際位置。編好的程序由計(jì)算機(jī)操作系統(tǒng)裝入輔助存儲(chǔ)器,程序運(yùn)行時(shí),附加的輔助硬件機(jī)構(gòu)和存儲(chǔ)管理軟件會(huì)把輔存的程序一塊塊自動(dòng)調(diào)入主存由CPU 執(zhí)行,或從主存調(diào)出。CH05 定時(shí)與計(jì)數(shù)1.什么叫端口? 端口通常有哪幾種? 各有什么特點(diǎn)? 解答:為了提供CPU 與擴(kuò)展部件和接口電路直接進(jìn)行操作的“通道”,每個(gè)部件或接口內(nèi)部都包含有一組寄存器,這些寄存器通常稱為端口,每個(gè)端口有一個(gè)端口地址。當(dāng)CPU 與它們進(jìn)行通信時(shí),不同的信息通過(guò)不同的端口地址與不同的寄存器進(jìn)行交互。端口通常分為三類:用來(lái)傳輸數(shù)據(jù)的稱為數(shù)據(jù)端口;用來(lái)存放設(shè)備或者部件狀態(tài)的稱為狀態(tài)端口;用來(lái)存放CPU 發(fā)出的命令的稱為控制端口。CPU 通過(guò)數(shù)據(jù)端口完成數(shù)據(jù)傳輸,因此,數(shù)據(jù)端口一般是可讀可寫的;CPU 通過(guò)狀態(tài)端口可以檢測(cè)外設(shè)和接口部件當(dāng)前的狀態(tài),因此,狀態(tài)端口一般是只讀的;CPU 通過(guò)控制端口傳輸命令以便控制接口和設(shè)備的動(dòng)作,因此,控制端口一般是只寫的。2.試說(shuō)明8253 的內(nèi)部結(jié)構(gòu)包括哪幾個(gè)主要功能模塊? 解答:(1) 數(shù)據(jù)總線緩沖器。這是8253 與CPU 數(shù)據(jù)總線連接的8 位、雙向、三態(tài)緩沖器。CPU 用輸入輸出指令對(duì)8253 進(jìn)行讀寫的所有信息都是通過(guò)該緩沖器傳送的,內(nèi)容包括: . CPU 在初始化編程時(shí)寫入8253 的控制字。. CPU 向8253 的某一通道寫入的計(jì)數(shù)值。. CPU 從某一個(gè)通道讀取的計(jì)數(shù)值。(2) 讀/寫控制邏輯。這是8253 內(nèi)部操作的控制部分。它接收輸入的信號(hào)( CS 、WR 、RD 、AA0),以實(shí)現(xiàn)片選、內(nèi)部通道選擇(見(jiàn)表51)以及對(duì)相關(guān)端口的讀/寫操作。(3) 控制字寄存器。在對(duì)8253 進(jìn)行初始化編程時(shí),該寄存器存放由CPU 寫入的控制字, 由此控制字來(lái)決定所選中通道的工作方式。此寄存器只能寫入不能讀出。(4) 計(jì)數(shù)器0,計(jì)數(shù)器1,計(jì)數(shù)器2。這是三個(gè)獨(dú)立的計(jì)數(shù)器/定時(shí)器通道,各自可按不同的工作方式工作。每個(gè)通道內(nèi)部均包含一個(gè)16 位計(jì)數(shù)初值寄存器、一個(gè)16 位減法計(jì)數(shù)器和一個(gè)16 位鎖存器。其中,計(jì)數(shù)初值寄存器用來(lái)存放初始化編程時(shí)由CPU 寫入的計(jì)數(shù)初值。減法計(jì)數(shù)器從計(jì)數(shù)初值寄存器中獲得計(jì)數(shù)初值,進(jìn)行減法計(jì)數(shù),當(dāng)預(yù)置值減到零或1(視工作方式而定)時(shí),OUT 輸出端的輸出信號(hào)將有所變化。正常工作時(shí),鎖存器中的內(nèi)容隨減法計(jì)數(shù)器的內(nèi)容而變化,當(dāng)有通道鎖存命令時(shí),鎖存器便鎖定當(dāng)前內(nèi)容以便CPU 讀取,CPU 可用輸入指令讀取任一計(jì)數(shù)器的當(dāng)前計(jì)數(shù)值,通道鎖存器中的內(nèi)容被CPU 讀走之后,就自動(dòng)解除鎖存繼續(xù)隨減法計(jì)數(shù)器而變化。3.8253 芯片共有幾種工作方式?每種工作方式各有什么特點(diǎn)? 解答:8253 共有6 種工作方式,各工作方式下的工作狀態(tài)是不同的,輸出的波形也不同。方式0 和方式4 這兩種工作方式的相同之處是: ① 當(dāng)控制字寫入控制字寄存器,接著再寫入計(jì)數(shù)初值后,通道開(kāi)始減1 計(jì)數(shù),要求此時(shí)GATE 信號(hào)一直保持高電平。② 計(jì)數(shù)器只計(jì)一遍。當(dāng)計(jì)數(shù)到0 后,通道并不自動(dòng)恢復(fù)計(jì)數(shù)初值重新計(jì)數(shù),只有在用戶重新編程寫入新的計(jì)數(shù)值后,通道才開(kāi)始新的計(jì)數(shù),因此我們稱其為軟件觸發(fā)方式。③ 通道是在寫入計(jì)數(shù)值后的下一個(gè)時(shí)鐘脈沖才將計(jì)數(shù)值裝入計(jì)數(shù)器開(kāi)始計(jì)數(shù)。因此, 如果設(shè)置計(jì)數(shù)初值為N,則輸出信號(hào)OUT 是在N+l 個(gè)CLK 周期后才有變化。④ 在計(jì)數(shù)過(guò)程中,可由門控信號(hào)GATE 控制暫停。當(dāng)GATE=0 時(shí),計(jì)數(shù)暫停,OUT 輸出不變,當(dāng)GATE 變高后繼續(xù)接著計(jì)數(shù)。⑤ 在計(jì)數(shù)過(guò)程中可以改變計(jì)數(shù)值。若是8 位計(jì)數(shù),在寫入新的計(jì)數(shù)值后,計(jì)數(shù)器將立即按新的計(jì)數(shù)值重新開(kāi)始計(jì)數(shù)。如果是16 位計(jì)數(shù),在寫入第一個(gè)字節(jié)后,計(jì)數(shù)器停止計(jì)數(shù),在寫入第二個(gè)字節(jié)后,計(jì)數(shù)器按照新的計(jì)數(shù)值開(kāi)始計(jì)數(shù),即改變計(jì)數(shù)值是立即有效的。這兩種工作方式的不同之處是: ① 當(dāng)控制字寫入控制字寄存器后,OUT 輸出的初始狀態(tài)不同。方式0 是由高電平變低電平,而方式4 則是由低電平變高電平。② 計(jì)數(shù)到“0”時(shí)OUT 輸出的變化不同。方式0 是使OUT 輸出變高并保持不變等待下次軟件觸發(fā),方式4 則是使OUT 輸出一個(gè)CLK 的負(fù)脈沖后變高并保持不變等待下次軟件觸發(fā)。方式1 和方式5 這兩種工作方式的相同之處是: ① 當(dāng)控制字寫入控制字寄存器,接著再寫入計(jì)數(shù)初值后,通道并不開(kāi)始計(jì)數(shù),只有在GATE 信號(hào)觸發(fā)以后,通道才開(kāi)始減1 計(jì)數(shù),因此我們稱其為硬件觸發(fā)方式。② 當(dāng)計(jì)數(shù)器計(jì)數(shù)到0 后,通道并不自動(dòng)恢復(fù)計(jì)數(shù)初值重新計(jì)數(shù),但是如果GATE 信號(hào)再次觸發(fā),通道則自動(dòng)恢復(fù)計(jì)數(shù)初值重新計(jì)數(shù)。也就是說(shuō),GATE 信號(hào)每觸發(fā)一次,通道就自動(dòng)恢復(fù)計(jì)數(shù)初值重新計(jì)數(shù)一次。③ 在計(jì)數(shù)過(guò)程中,CPU 可編程改變計(jì)數(shù)值,但這時(shí)的計(jì)數(shù)過(guò)程不受影響,只有當(dāng)再次由GATE 信號(hào)觸發(fā)時(shí),計(jì)數(shù)器才開(kāi)始按新輸入的計(jì)數(shù)值計(jì)數(shù),即改變計(jì)數(shù)值是下次有效的。這兩種工作方式的不同之處是: ① 雖然當(dāng)控制字寫入控制字寄存器后,OUT 輸出的初始狀態(tài)相同,但在GATE 觸發(fā)以后,OUT 輸出的狀態(tài)不同,方式1 是由高電平變低電平,而方式5 則保持為高電平。② 計(jì)數(shù)到“0”時(shí)OUT 輸出的變化不同。方式1 是使OUT 輸出變高并保持不變等待下次硬件觸發(fā),方式5 則是使OUT 輸出一個(gè)CL
點(diǎn)擊復(fù)制文檔內(nèi)容
環(huán)評(píng)公示相關(guān)推薦
文庫(kù)吧 www.dybbs8.com
備案圖鄂ICP備17016276號(hào)-1