【總結(jié)】西安大學(xué)畢業(yè)設(shè)計(論文)題目:多功能波形發(fā)生器的設(shè)計學(xué)院:電子工程學(xué)院系部:
2025-08-20 17:30
【總結(jié)】1畢業(yè)綜合實踐成果名稱:多功能信號發(fā)生器設(shè)計屆別:2021屆二級學(xué)院(部):物流技術(shù)學(xué)院專業(yè)名稱:計算機(jī)控制
2025-06-06 14:04
2025-08-18 14:18
【總結(jié)】湖南涉外經(jīng)濟(jì)學(xué)院本科畢業(yè)論文(設(shè)計)題目多功能函數(shù)信號發(fā)生器作者學(xué)院信息科學(xué)與工程學(xué)院專業(yè)電子信息工程學(xué)號指導(dǎo)教師二〇一三年五月十五日湖南涉外經(jīng)濟(jì)學(xué)院畢業(yè)論文(設(shè)計)任務(wù)書畢業(yè)論文(設(shè)計)題目:多功能函數(shù)信號發(fā)生器題目類型:實驗研究
2025-06-28 10:23
【總結(jié)】 摘要 多功能信號發(fā)生器設(shè)計畢業(yè)論文目錄摘要 5第一章緒論 8課題背景、目的及意義 8設(shè)計要求和任務(wù) 8單片機(jī)概述 9單片機(jī)的發(fā)展 9單片機(jī)的應(yīng)用 10AT89S52單片機(jī) 11信號發(fā)生
2025-06-18 12:53
【總結(jié)】題目:函數(shù)信號發(fā)生器設(shè)計(2)系(部):信息科學(xué)與技術(shù)系專業(yè)班:通信工程0302班姓名:學(xué)號:20211181064指導(dǎo)教師:2021年5月25日2畢業(yè)設(shè)計(論文)開題報告姓名專業(yè)班通信工程
2025-11-24 19:25
【總結(jié)】陜西理工學(xué)院畢業(yè)設(shè)計第1頁共50頁引言直接數(shù)字頻率合成技術(shù)(directdigitalsynthesizer,DDS)是在20世紀(jì)7O年代提出的,利用數(shù)字可控振蕩器技術(shù),直接以數(shù)字信號控制產(chǎn)生高精度頻率
2025-11-24 17:53
【總結(jié)】 保密類別?????編號????? 畢業(yè)論文 函數(shù)信號發(fā)生器的設(shè)計 系別電子信息科學(xué)系 專業(yè)電子信息工程
2025-08-07 11:15
【總結(jié)】分類號編號華北水利水電學(xué)院NorthChinaInstituteofWaterConservancyandHydroelectricPower畢業(yè)設(shè)計題目簡易多功能函數(shù)
2025-06-07 01:56
【總結(jié)】多功能波形發(fā)生器系統(tǒng)設(shè)計設(shè)計人:潘禮阮賜朋王懷濤指導(dǎo)老師:黃智偉王彥南華大學(xué)電子實驗室摘要:本設(shè)計為一數(shù)字式多功能波形發(fā)生系統(tǒng)。系統(tǒng)應(yīng)用VHDL語言,以FPGA為控制核心,實現(xiàn)了多種波形的可控輸出,且支
2025-06-30 04:51
【總結(jié)】畢業(yè)論文1摘要本系統(tǒng)以ICL8038集成塊為核心器件,制作一種函數(shù)信號發(fā)生器,制作成本較低。適合學(xué)生學(xué)習(xí)電子技術(shù)測量使用。ICL8038是一種具有多種波形輸出的精密振蕩集成電路,只需要個別的外部元件就能產(chǎn)生從~30KHz的低失真正弦波、三角波、矩形波等脈沖信號。輸出波形的頻率和占空比還可以由電流或電阻控制。另外由于該芯片具有調(diào)制信號輸入端
2025-11-22 19:38
【總結(jié)】畢業(yè)設(shè)計說明書基于FPGA多功能波形發(fā)生器的設(shè)計學(xué)生姓名:學(xué)號:____________學(xué)院:________________________________專業(yè):_______________________________
2025-11-24 15:53
【總結(jié)】1畢業(yè)設(shè)計(2020屆)題目基于EDA的智能函數(shù)發(fā)生器的設(shè)計學(xué)院物理電氣信息學(xué)院專
2025-05-12 13:18
【總結(jié)】基于FPGA的函數(shù)發(fā)生器設(shè)計畢業(yè)設(shè)計目錄第一章緒論 1課題研究現(xiàn)狀與意義 1課題主要內(nèi)容及目標(biāo) 2第二章系統(tǒng)相關(guān)技術(shù)介紹 3EDA技術(shù) 3FPGA技術(shù) 3FPGA的發(fā)展 3FPGA設(shè)計原理 4硬件描述語言相關(guān)介紹 6硬件描述語言HDL 6VHDL語言 7開發(fā)工具介紹 8第三章系統(tǒng)方案設(shè)計 10系統(tǒng)整體
2025-06-18 15:41
【總結(jié)】課程設(shè)計基于FPGA和QuartusII設(shè)計的智能函數(shù)發(fā)生器題目基于FPGA和QuartusII設(shè)計的智能函數(shù)發(fā)生器所在院(系)物理與電信工程學(xué)院基于FPGA和QuartusII設(shè)計的智能函數(shù)發(fā)生器基于FPGA和QuartusII設(shè)計的智能函數(shù)發(fā)生器[摘要]信號發(fā)生
2025-06-26 15:08