【總結(jié)】河南科技大學(xué)畢業(yè)設(shè)計(jì)(論文)基于單片機(jī)的同步電子時鐘設(shè)計(jì)摘要單片計(jì)算機(jī)既單片微型計(jì)算機(jī)。由RAM,ROM,CUP構(gòu)成,定時,計(jì)數(shù)和多種接口與一體的微型控制器。他體積小,成本低,功能強(qiáng),廣泛應(yīng)用于智能產(chǎn)業(yè)和工業(yè)自動化上。而51/52系列單片機(jī)是各單片機(jī)中最為典型和最有代表性的一種。這次畢業(yè)設(shè)計(jì)通過對它的學(xué)習(xí),
2025-06-19 12:53
【總結(jié)】山東建筑大學(xué)課程設(shè)計(jì)說明書題目:基于DSP的網(wǎng)絡(luò)通信系統(tǒng)的設(shè)計(jì)課程:DSP原理及應(yīng)用課程設(shè)計(jì)院(部):信息與電氣工程學(xué)院專業(yè):電子信息工程班級:電信071學(xué)生姓名:學(xué)號
2025-06-27 17:18
【總結(jié)】西安文理學(xué)院機(jī)械電子工程系本科畢業(yè)設(shè)計(jì)(論文)題目基于DSP的語音采集系統(tǒng)硬件設(shè)計(jì)專業(yè)班級學(xué)號
2024-11-12 15:33
【總結(jié)】摘要本文在綜合分析基于GPS的標(biāo)準(zhǔn)定時系統(tǒng)應(yīng)具備的主要功能和FPGA特點(diǎn)的基礎(chǔ)上,提出了一種基于GPS的標(biāo)準(zhǔn)定時系統(tǒng)設(shè)計(jì)方案,實(shí)現(xiàn)了高精度時間信號和時、分、秒同步脈沖的輸出,時間信息的顯示等功能。FPGA作為系統(tǒng)核心提高了數(shù)據(jù)的處理速度和同步精度。本設(shè)計(jì)采用FPGA作為GPS同步時鐘裝置的控制和數(shù)據(jù)處理核心,取代目前應(yīng)用較多的以單片機(jī)為核心的控制和數(shù)據(jù)處理單元,在減小系
2025-07-27 04:32
【總結(jié)】河南科技大學(xué)畢業(yè)設(shè)計(jì)(論文)基于單片機(jī)的同步電子時鐘設(shè)計(jì)摘要單片計(jì)算機(jī)既單片微型計(jì)算機(jī)。由RAM,ROM,CUP構(gòu)成,定時,計(jì)數(shù)和多種接口與一體的微型控制器。他體積小,成本低,功能強(qiáng),廣泛應(yīng)用于智能產(chǎn)業(yè)和工業(yè)自動化上。而51/52系列單片機(jī)是各單片機(jī)中最為典型和最有
2025-08-22 17:45
2025-08-19 17:55
【總結(jié)】華北科技學(xué)院畢業(yè)設(shè)計(jì)基于DSP的永磁同步電機(jī)控制設(shè)計(jì)總說明 3Abstract 41.緒論 5交流調(diào)速概述 5相關(guān)領(lǐng)域發(fā)展 5功率器件發(fā)展 5變頻技術(shù)發(fā)展 6電機(jī)制造技術(shù)和交流調(diào)速理論的發(fā)展 6控制理論發(fā)展 7微處理器發(fā)展 8國內(nèi)外研究動態(tài)和發(fā)展方向 8本文研究的主要內(nèi)容 92永磁同步電機(jī)結(jié)構(gòu)及控制原理 9 9
2025-06-27 17:45
【總結(jié)】班級09521學(xué)號09521033本科畢業(yè)設(shè)計(jì)論文題目基于單片機(jī)的時鐘系統(tǒng)設(shè)計(jì)
2025-08-16 14:40
【總結(jié)】華北科技學(xué)院畢業(yè)設(shè)計(jì)畢業(yè)設(shè)計(jì)基于DSP的永磁同步電機(jī)控制設(shè)計(jì)總說明 3Abstract 41.緒論 5交流調(diào)速概述 5相關(guān)領(lǐng)域發(fā)展 5功率器件發(fā)展 5變頻技術(shù)發(fā)展 6電機(jī)制造技術(shù)和交流調(diào)速理論的發(fā)展 6控制理論發(fā)展 7微處理器發(fā)展 8國內(nèi)外研究動態(tài)和發(fā)展方向 8本文研究的主要內(nèi)容 92永磁同步電機(jī)結(jié)構(gòu)及控制原理 9
2025-06-27 17:19
【總結(jié)】班級09521學(xué)號09521033本科畢業(yè)設(shè)計(jì)論文題目基于單片機(jī)的時鐘系統(tǒng)設(shè)計(jì)學(xué)院
2025-06-27 22:41
2025-08-20 11:14
【總結(jié)】基于CPLD的DSP系統(tǒng)接口設(shè)計(jì)中文摘要本論文詳細(xì)介紹了基于CPLD的DSP系統(tǒng)接口設(shè)計(jì)的方案與實(shí)現(xiàn)方法。在本次設(shè)計(jì)過程中,主要是以模塊思想來設(shè)計(jì)整個DSP系統(tǒng)。在整個硬件系統(tǒng)設(shè)計(jì)中,以DSP芯片為核心,用CPLD來實(shí)現(xiàn)控制數(shù)據(jù)中轉(zhuǎn)、與外圍設(shè)備的通信。本論文介紹了如何利用CPLD設(shè)計(jì)并實(shí)現(xiàn)TMS320C5416芯片與SR
2024-12-02 16:46
【總結(jié)】華北科技學(xué)院畢業(yè)設(shè)計(jì)第1頁共74頁畢業(yè)設(shè)計(jì)基于DSP的永磁同步電機(jī)控制設(shè)計(jì)總說明........................................................................................................................3Abstr
2025-08-20 10:22
2025-08-19 19:30
【總結(jié)】基于DSP的語音錄放電路系統(tǒng)的設(shè)計(jì)城南學(xué)院CHANGSHAUNIVERSITYOFSCIENCEamp。TECHNOLOGY畢業(yè)設(shè)計(jì)(論文)題目基于DSP的語音錄放電路系統(tǒng)設(shè)計(jì)
2025-06-27 17:55