freepeople性欧美熟妇, 色戒完整版无删减158分钟hd, 无码精品国产vα在线观看DVD, 丰满少妇伦精品无码专区在线观看,艾栗栗与纹身男宾馆3p50分钟,国产AV片在线观看,黑人与美女高潮,18岁女RAPPERDISSSUBS,国产手机在机看影片

正文內(nèi)容

頻率計課程設(shè)計word版-資料下載頁

2025-06-03 06:33本頁面
  

【正文】 數(shù)器、 七段譯碼器、譯碼器等組成。 動態(tài)掃描系統(tǒng)框圖 實物連接圖 5 設(shè)計結(jié)果情況 根據(jù)函數(shù)發(fā)生器調(diào)節(jié)頻率,數(shù)碼管顯示的頻率和發(fā)出的頻率一致, 頻率調(diào)節(jié)范圍為1~999999Hz。 6 心得體會 起初是一頭霧水,建立模塊不知道如何下手,兜了很大的圈子,但是后來憑借稍微扎實的功底和大膽設(shè)想,硬件電路很快就完成接線并通過測試。 建立模塊:一開始在模塊編輯狀態(tài)下,一個管腳一個管腳定義,并排布管腳,以及與它相應(yīng)的邏輯功能結(jié)合,就是與文本取相 同的器件名,就能將定義 的模塊賦予相應(yīng)的邏輯功能??墒亲?出來的模塊外觀 欠佳,不利于頂層原理圖的繪制。而且編輯一旦出錯,就難以刪除,造成不必要的麻煩。 但是接下來同學給了我一點提示,就是直接在文本編輯狀態(tài)下,輸入模塊的內(nèi)部邏輯結(jié)構(gòu),保存為 .vhd,軟件自動生成模塊管腳圖。 下載測試后的硬件接線又是一大難題,老師并沒有給出硬件設(shè)計的詳細步驟。研究頂層原理圖,我一直糾結(jié)于它到底如何實現(xiàn)功能的。在研究頂層原理圖未果之后, 我決定不再糾結(jié)它的內(nèi)部構(gòu)造,而是轉(zhuǎn)變思路,看外部管腳如何連接。雖然內(nèi)部結(jié)構(gòu)復(fù)雜難懂,但是整個 邏輯器件于外界的聯(lián)系只有管腳。 可能我的出發(fā)點是對的,在硬件電路連接成功后,我才漸漸發(fā)現(xiàn)可邏輯編程器件的真正作用,它能完成各種模塊不同組合下的邏輯功能,這樣有利于電路的集成。 器件清單 EPM7128 可編程邏輯器件 CD4060 14 位 2 進制分頻器 74LS74 雙上升沿 D 觸發(fā)器 51PF 電 容 100PF 電 容 32768Hz 晶體振蕩器 BS207 數(shù)碼管 10 兆歐 電 阻 連接導(dǎo)線 參考文獻 《 FPGA/CPLD 器件應(yīng)用》實驗指導(dǎo)書 于衛(wèi) 管旗 蔡鈞 現(xiàn)代數(shù)字電路與系統(tǒng)綜合實訓教程 于衛(wèi) 周 德芳 王茂祥
點擊復(fù)制文檔內(nèi)容
畢業(yè)設(shè)計相關(guān)推薦
文庫吧 www.dybbs8.com
備案圖鄂ICP備17016276號-1