【總結】遼寧工程技術大學電子技術課程設計課程設計名稱:電子技術課程設計題目:數(shù)字電子鐘設計專業(yè):測控技術與儀器班級:
2025-06-30 02:04
【總結】單片機系統(tǒng)課程設計單片機系統(tǒng)課程設計成績評定表設計課題:基于89C51的數(shù)字電子鐘設計學院名稱:專業(yè)班級:自動學生姓名:學
2025-01-18 14:07
【總結】單片機系統(tǒng)課程設計目錄1概述 5研究背景 5設計思想及基本功能 62總體方案設計 6方案選取 6 6 7 8系統(tǒng)整體設計框圖 83硬件電路設計 8電源電路設計 8晶振電路 9復位電路 10時鐘電路 10DS1302芯片介紹 10DS1302在本設計中的應用 14
2025-06-28 00:19
【總結】實習成績評定表評定項目內(nèi)容滿分評分總分學習態(tài)度學習認真,態(tài)度端正,遵守紀律10答疑和設計情況認真查閱資料,勤學好問,提出的問題有一定的深度,分析解決問題的能力教強。40說明書質(zhì)量設計方案正確、表達清楚;設計思路、實驗(論證
2024-11-12 15:01
【總結】摘要20世紀末電子技術獲得了飛速的發(fā)展,在其推動下,現(xiàn)代電子產(chǎn)品幾乎滲透了社會的各個領域,有力地推動了社會生產(chǎn)力的發(fā)展和社會信息化程度的提高,同時也使現(xiàn)代電子產(chǎn)品性能進一步提高,產(chǎn)品更新?lián)Q代的節(jié)奏也越來越快。現(xiàn)代生活的人們越來越重視起了時間觀念,可以說是時間和金錢劃上了等號。對于那些對時間把握非常嚴格和準確的人或事來說,時間的不準確會帶來非常大的
2025-05-12 13:21
【總結】實習成績評定表評定項目內(nèi)容滿分評分總分學習態(tài)度學習認真,態(tài)度端正,遵守紀律10答疑和設計情況認真查閱資料,勤學好問,提出的問題有一定的深度,分析解決問題的能力教強。40說明書質(zhì)量設計方案正確、表達清楚;設計思路、實驗(論證)方法科學合理;達到課程設計任務書規(guī)定的要求;圖、表、文字表達準確規(guī)范
2025-06-27 18:48
【總結】單片機系統(tǒng)課程設計單片機系統(tǒng)課程設計成績評定表設計課題:基于89C51的數(shù)字電子鐘設計學院名稱:電氣工程學院
2025-09-28 08:47
【總結】XX職業(yè)技術學院畢業(yè)論文(設計)開題報告書開題時間:2012年10月10號學生姓名張XX專業(yè)班級10級機電一體化1班指導教師孫XX課題名稱基于PLC的數(shù)字電子鐘設計課題來源教師命題1.課題研究的意義及現(xiàn)狀分析:可編程控制器(ProgrammableLogicalController)是在計算機技術、通信技術和繼
2025-06-18 16:53
【總結】XX職業(yè)技術學院畢業(yè)論文(設計)開題報告書開題時間:2020年10月10號學生姓名張XX專業(yè)班級10級機電一體化1班指導教師孫XX課題名稱基于PLC的數(shù)字電子鐘設計課題來源教師命題1.課題研究的意義及現(xiàn)狀分析:可編程控制器(Programmabl
2025-08-19 18:37
【總結】華南農(nóng)業(yè)大學電子線路綜合設計數(shù)字電子鐘班級:14電氣類8班組別:4指導教師:2016年月摘要電子數(shù)字鐘是一種用數(shù)字電路技術實現(xiàn)時、分、秒計時的裝置,比機械式時鐘具有更高的精確性。本次課程設計的電子數(shù)字鐘,具有以下功能:用24進制,從00開始到23后再回到00,各用2位
2025-06-30 01:56
【總結】課程設計課程名稱嵌入式課程設計題目名稱基于ARM的簡易電子鬧鐘設計專業(yè)班級11級電子信息本科2班學生姓名學號指導教師二○一四年六月八日目錄蚌埠學院課程設計任務
2025-01-18 15:06
【總結】CHANGZHOUINSTITUTEOFTECHNOLOGY科研實踐題目:基于單片機的數(shù)字電子鐘二級學院(直屬學部):延陵學院專業(yè):電氣工程及其自動化班級:10電Y2學生姓名:學號:10120827
2025-06-27 19:49
【總結】課程設計二○一四年六月八日課程名稱嵌入式課程設計題目名稱基于ARM的簡易電子鬧鐘設計專業(yè)班級11級電子信息本科2班學生姓名學號指導教師
2024-11-12 14:43
【總結】畢業(yè)設計(論文)題目:基于MCS-51單片機的數(shù)字鐘設計系別:電子與信息工程系專業(yè):電子信息工程班級:電子0204班學生姓名:導師姓名:__起止時間:至
2024-12-07 00:57
【總結】基于FPGA的數(shù)字鐘設計(VHDL語言實現(xiàn))II摘要本設計采用EDA技術,以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設計文件,在MaxplusII工具軟件環(huán)境下,采用自頂向下的設計方法,由各個
2024-12-06 01:22